第1章 概述 青春, 再度兴起 CPU 执行时间: 运行一个程序所花费的时间 = CPU 时钟周期数/主 更新数据只写到 Cache,而主存中的数据不变。在 Cache 中设置 類 = (指今条数\*CPI)/主類 "修改标志位",供每次 Cache 的数据更新时判断,以写入主存 1.2 计算机系统的组成 冯·诺依曼结构的组成(五个部分) 掌握 也称为寄存器组、寄存器堆和寄存器文件。CPU 内部的若干高速存 MIPS: 每秒执行多少百万条指令 = 指令条数/(执行时间 x106) = 相应的单元中 存储器,运算器,控制器,输入设备,输出设备。 1 存储器:(1)主要功能:存储程序和数据, 储单元,每个都有编号或 优点:克服写通方式的弊病,减少了对主存的访问次数 优缺点: 名称。CPU 与寄存器之间的数据交换传送速度最快。寄存器数量有 FLOPS 是 floating point operations per second 每秒所执行的浮 缺点:有 Cache 与主存数据不一致的隐患,控制也较复杂 点运算次数的英文缩写。 它是衡量一个电脑计算能力的标准 最后面的 S 是秒的意思, 最前面的 p 是个常量,1P=1024T 1T=1024G 主存:读写速度相对较快,价格高,但容量受限、掉电后存储的信 息消失 辅存:读写速度慢,价格低,但容量大、具有非易失性 优点: 方法最简单, 易硬件实现, 速度快 间通过内部<mark>总线</mark>进行传送,所以这几个部件也被称为数据通道 1G=1024M 1M=1024K 这里的 PFLOPS 就是每秒运算能力为一千万亿 缺点:被换出的数据可能马上就需要再次使用,增加了映射装入 : 完成各种数据运算和处理, ALU 负责实现 次数,降低命中率和效率 算术或逻辑运算,寄存器是运算器内部的高速存储单元,访问速度 2.4 模型机指令集和指令执行过程 模型机指令执行流程(结合汇编编程、指令翻译、寻址方式、流水线原理) 掌握 第3章 存储器系统 最快 3.2 只读存储器 地址译码, 字线、位线 理解
(1) 地址译码: ROM 电路结构包括存储矩阵、地址译码器和输出缓 根据进入 Cache 的先后次序来替换,先调入的 Cache 块被首先替 主要构成: 算术逻辑单元 ALU 和寄存器阵列 8 控制器: 计算机的指挥控制中心 (1) 主要功能: 根据指令对计算机各部件进行操控,协调各部件 冲器三个组成部分。 优点:不需随时记录各个块的使用情况,易实现,且系统开销小 分为微指令、机器指令和宏指令。微指令:微程序级的命 令: 机器指令: 简称指令是 CPU 能识别和直接执行的一条二进制编 一些需要经常使用的程序块可能会被调入的新块替换 缺点: 有序工作 可以用双极型三极管或 MS 管构成、每个单元能存放一位二值代码 (0或1)。每一个或一组存储单元有一个对应的地址代码。 地址译码器的作用是将输入的地址代码译成相应的控制信号,利用 包括操作码和操作数两部分: 宏指令: 由若干条机器指令 (2) 主要构成: 指令寄存器 IR (Instruction Register), 指令译 -段时间内被访问次数最少的块替换出去。 组成的软件指令。 码器 ID (Instruction Decoder), 操作控制器 OC (Operation 、。 --台计算机中所有指令的集合 器,从0开始计数、每访问一次、被访块的计数器流增 1。需要替换时,将计数值最小的块换出,同时将所有块的计数器清零 优点:方法较简单,较易硬件实现 Controller). 这个控制信号从存储矩阵中将指定的单元选出,并把其中的数据送 1 输入设备:将信息进行编码后输入计算机 5 输出设备:向外界输出计算机处理后的结 到输出缓冲器。 三态输出缓冲器的作用有两个, 一是能提高存储器的带负载能力, 缺点:统计的是各块两次替换间的访问次数,不能严格反映近期 是实现对输出状态的三态控制,以使与系统的总线连接与隔离。 被访问情况。新调入的块很容易被替换出去 → 本 三种编码表示方式: 原码、反码和补码。原码: 最高位符号位,其 余为绝对值。反码: 负数为数值取反。补码: 负数为数值取反加一。 定点数: nbit, i 位小数,表示范围 0<=x<=2^(n-i)-1 (2) 字线、位线: 将 CPU 近期最少使用的块作为被替换的块。需要随时记录 Cache 周期是处理器最基本的时间单位。 中各块的使用情况、以便确定哪个块是近期最少使用的块。为每个块设置一个"未访问次数计数器",每次Cache 命中时,命中块的计数器清 0, 其它各块的计数器加 1。每当有新块调入时,将计 \_\_\_\_\_\_D<sup>3</sup>\_\_\_\_\_\_D<sup>3</sup> 汇编语言编写的程序称为汇编语言源程序,简称汇编程序。汇编 浮点数: float: 31 符号位 S; 30-23 e 8bit 阶码, 22-0 23 位有 낸 ΗĽ 后的机器指令顺序存放,若指令长度为4字节,后一条指令地址等 效数字 63 符号位 S; 62-52 e 11bit 阶码, 51-0 52 位有效数字 干前一条地址加4 (PC 的单位为字节) 数值最大的块替换出去。 Double: 确保新加入的块保留,还可把频繁调用后不再需要的数据 第2章 计算机系统的基本结构与工作原理 2.1 计算机系统的基本结构与组成 微程序设计思想 理解 每条指令的执行过程都可以分解为一系列的<mark>微操作</mark> 15 淘汰掉,提高 Cache 利用率和命中率。硬件实现并不困难 ΗĽ 15 缺点: 无 (补: TCM=Tightly Coupled Memory, 是一种高速缓存,据说是被直接集成在CPU芯片中) 存放地址(何时修改 PC 可由简单电路实现, 可被多个指令复用。 d<sub>1</sub> 有不同的策略 ) ③ 0C 发读信号,将 "E3 A0 06 FF"读出到数据总线; 45 ΗĽ 3.6 虚拟存储器 了解 指令执行过程看作多个微操作序贯执行完成的。 ③ 化及使语句,对 E3 A0 00 FF 埃田西波斯思念:
④ 由于是取指操作,数据总线上的数据被装入 IR
⑤ ID 对操作码译码,C6 产生相应的控制信号
⑥ 第一条指令源操作数是立即数(取指时能从指令编码中立即得 。 点:①允许用户程序使用比实际主存空间大 虚似存储器的两人特点: ①元许用户程序使用比得多的空间; ②每次访存都要进行虚实地址转换 - ∇>>>-D<sub>0</sub> 个重要的能力: ①高效使用主存,将主存看 H对每个<mark>微操作进行编码,形成微操作码</mark>,微操作码可由简单电路产 生微操作控制信号。 施州州爾安尼內二二萬英印尼乃:①阿林医由土虾,村土竹桂 成一个嚴強地址空间的高速缓存,只保存活动区域,并根据需要 在磁盘和主存之间来回传送数据;②为每个进程提供一致的地址 空间,从而简化了存储器管理:③保护了每个进程的地址空间不 执行顺序控制位:指示后续微操作的执行顺序。 输出,4×4位的MOS管,单译码结构。地址线A1、A0, 散操作码+执行顺序控制位 = 微指令 指令: 一段由若干微指令编排而成<mark>微</mark>看 指今长度不一,非 Load/Store 体系 (运算不必用寄存器), MOVE 操 細苗, 4×4 位的 M/S 管, 甲坪岭培科。 地址戏 A1、A0, 坪岭培辅 出 4 条选择级 8 70m,用于选中 4 个单元的某一个(每 个单元 4 位 输出)。 存储矩阵由 M/S 门组成, W3 700 任何一根线上给出高电 平信号时, d3 70 全输出一个 4 位二值代码。 将每个输出代码称为 一个"字",并将 W3 700 称为<mark>字线(选择作用)。</mark> 将 37 00 称为<mark>包 线(或数据线</mark>)。 输出端的缓冲器用来提高带负载能力,并将输出的 被其他进程破坏 作(寄存器间和寄存器与存储器之间复制传送),两操作数,指令功能强大、寻址方式多样、程序简洁,CISC处理器采用微程序控制器 虚拟存储器解决了三个根本需求: ①确保可以运行存储空间需求 比实际主存容量大的应用程序②确保可执行程序被装载后占用的 所有指令对应的微程序都存放在控制存储器 CM 中,指令执行时,对应的(微程序的)微指令从 CM 中(逐条)读出,其中微操作码经过译码产生微操作控制信号。 完成一条指令需要从控制 ROM 中顺序读出多条微指 内存空间是连续的 ③确保同时加载多个程序的时候不会造成内有 地址冲突。 虚拟地址和物理地址之间需要映射:虚存的地址变换,分三种: 需要多个在时间上序贯执行的微操作,这种在时间上的串行 作业模式将影响指令的执行 解决思路:1. 提高处理器的工作时钟频率,加快微操作的节奏 高、低电平变换为标准的逻辑电平。同时, 通过给定 EN#信号实现 对输出的三态控制,将数据反相输出。 计算机指令分为操作码和操作数地址两部分 计算机指令分为操作局和操作载地址两部分 其中,操作码由指令译码器译码。许码结果是透指令对应的微程序 在 Cu 中的 管地址 (微程序的入口地址), 该首地址经微地址译码器 译码后,从 Cu 中读由第一条做指令,其中微操作码部分送往微操作 码译码器进行译码。生成相应的控制信号以<mark>变现规定的微操作。</mark> 行顺序控制位注往微地址形电路,生成下一条微指令的微地址 (微指令地址),不断重复上述过程,直到这段微程序全部执行完 C.特点。硬件电路简单,可支持复杂指令,速度慢 段式, 页式, 段页式 但是增加时钟频率受到半导体材料物理特性的限制,并且难以消除由此产生的功耗和发热问题. 段式虚拟存储器: 段式存储管理: 把主存按段分配的存储管理方式主存-辅存间信息传送单位是不定长的段 3.3 随机存取存储器 了解 使用流水线和超标量等技术,让多条指令在时间上并行执行. 储器: 页式存储管理, 把主存按页分配的存储管理方 3.4 存储器与 CPU 的连接 地址空间与存储器连接,存储器的位扩展、字扩展 掌握 静态 SRAM 动态 DRAM 及公本的工作的。 或主存·辅存向信息传送单位是定长的页 投页式虚拟存储器: 先将用户程序按程序的逻辑关系分为若干个 段,并为每一个段赋予一个段名,再将每一个段划分成若干页, 但是囿于 CISC 体系结构的特点,流水线和超标量的设计和实现遭 遇了很多困难 : 在存储器芯片字数不变的前提下,进行数据的位数扩展 : 在存储器芯片的位数满足的前提下,进行字数扩展 : 在位长和字数均不足时,采用复合扩展方式。先位扩展 以, 页为中 「投烟」」「投右,丹村中 「投划方成右下贝, 以页为单位调入调出。但可以按段实现共享和保护 段页式虚拟存储器充分利用段式和页式两种虚拟存储器在管理主 寻址方式简单,种类较少指令集中的指令数量较少;Load/Store体系结构;每条指令长度一致,执行时间相同;而向寄存器的编程思想(早期的CISC属于面向累加器);算术和逻辑运算指令普 也称为组会逻辑控制器、最早采用的控制器设计方法把控制器看作 生固定时序的控制信号的逻辑电路,以使用元件少和速度快 存和辅存空间的优点, 提高了主存利用率 遍支持三操作数; 只能对寄存器操作数进行算术和逻辑运算; 程 第4章 总线和接口 3.5 高速缓冲 Cache 基本工作原理及作用 (仅描述概念即可) 作为设计目标。因指令功能的多样性和差异性,导致所实现的控制 序代码量较大,因为执行复杂操作需要使用较多的简单指令。 4.1 总线技术 总线的五种分类方式,主要是 DB、AB、CB 理解 摒弃微程序设计思想,采用硬连线方式实现控制器; ) 程序访问的局部性原理: 两种局部性: 时间局部性和空间局部 为了减少硬件实现难度,采用精简指令集; 指令简单、长度一致、执行时间相同,这些特点使其易于引入流 水线和超标量等可大幅度提高处理器性能的并行处理技术 2.2 模型机存储器子系统 存储器分级设计思想(兼顾速度、容量、 ip Bus): 位于芯片(CPU 或其他的处理器)的内部, 时间局部性:最近访问的信息很可能再次被访问。 理解 成**本) 理解** <mark>对存储器的要求:速度快、容</mark> 破局方法:分级存储体系结构 连接 CPU 内部的各个部件 空间局部性: 最近访问信息的邻近信息可能被访问。 流水线基本原理,典型的三级、五级流水线划分,三种相关冲突及 也称为芯片总线(Component-Level Bus )或 者局部总线(Local Bus),连接 CPU 和外围芯片 内总线(Internal Bus): 又称为板级总线(Board-Level Bus)或系 解决 掌握 根据程序访问的时空局部性,把经常访问的代码和数据保存到高速 使用外存满足大容量、低成本和非易失的要求,使用 DRAM 型内存, 使用高速缓存 cache,减少 CPU 访问内存的开销。cache 位于 CPU 与 缓冲存储器(Cache)中,把不常访问的代码和数据保存到大容量的 相对低速 DRAM 中,尽量减少 CPU 访问 DRAM 的概率,在保证系统性 能的前提下,降低存储器系统的实现代价。 将功能部件按指令操作步骤顺序进行排列部署, **前**后 统总线(System Bus), 用于系统内部各高速模块之间的互连。例如 **缓冲寄存器**,构成指令处理流水线。多条指令可以在流水线上以时间重叠方式序贯执行 ISA、EISA、PCI 等 内存之间,为 SRAM 型小容量快速存储器,用于存放 CPU 最近使用过或者可能要使用的指令和数据。 小端和大端格式(基本概念)**了解** Bus): 又称 I/O 总线或通信总线(Communication [级流水线: Fetch 取指 Decode 译码 Read 取操作数 Execute 执 Bus),用于计算机之间,或者计算机与外设之间的互连;例如 SCSI、 Cache 设置在 CPU 与主存储器之间,通常采用存取速度快并且无需 行 Writeback 回写 刷新的 SRAM 来实现。 小端格式: 高位高地址, 低位低地址 咖啡的 Sanai 未安观。 在主存和 CPU 之间设置 Cache 后,如果当前正在执行的程序和数据 存放在 Cache 中,则当程序运行时不必再从主存储器读取指令和数 据,而只需访问 Cache 即可。 总线按功能分类 地址 m m+1 m+2 m+3 内容 11 22 33 44 (字 44332211) 大端格式: 高位低地址,低位高地址 资源相关,也称为结构相关:多条指令在同一个周期内争用同一 地址总线 (AB, Address Bus): 一般为单向传送总线,信号通常从 地址 m m+1 m+2 m+3 内容 44 33 22 11 字长与字的对齐 了解 16 位机,字起始地址为 2 的倍数,32 位机,子起始地址为 4 的倍 个公田部件 CPII 发出、送 解决: 1后面一条指令等待一个节拍再启动,2采用哈佛结构 往总线上所连接的各个模块或器件; 地址信号线用来指定数据总线 数据相关: 后一条指令执行需要使用前一条指令的结果,例如 Cache 的基本单元称为行或字块(Line, Cache line) 上数据的去向与来 源: 地址总线宽度决定了最大存储器空间寻址范围; 另外, 地址总 32 位地址分为: Tag(比较 Tag) Index Blockoffset Byteoffset (一般两位) 发地可用于 I/O 端口的寻址。 数据总线 (DB, Data Bus): 用于传送数据信息。通常为双向三态形 2.3 模型机 CPU 子系统 数据字段、保存从主存单元复制过来的数据,单位是块。每个块的 大小为4~128字节,典型的大小为32或64字节。 标志字段(tag):保存数据字段在主存中的地址信息,又称为地址 推送给下一条,减少一个流水线周期,可减少数据相关。2 优化编 式:数据总线的位数(宽度)是计算机系统的一个重要指标。通常与微处理器的字长相一致。 译器,对前后指令进行检查,调整执行顺序 c. 控制相关: 遇到转移指令时,后续已进入流水线的指令都应清 辑单元 ALU (Arithmetic Logical Unit) 负责运算,也 ): 用于传输(完成各项操作所需要的) 特定音符器。记为Tag。 有效位字段(valid):标识区块和Tag是否有效。 一致性控制位字段:指示区块数据是否被 CPU 更新但并未写回至主 是数据传送的一条重要途径 组成:带有先行进位功能的全加器(简称加法器)、移位寄存器以 控制信号,协调计算机不同部件有序化地使用数据总线和地址总线 减少转移代价的方法: 1 对于无条件转移指令,增加电路,在译码 控制信号的双向特性体现: CPU 送往存储器和 1/0 接口电路的; 如,读/写、片选、中断响应等信号; 其它部件反馈给 CPU 的; 如,中断 及相应的控制逻辑 阶段提前计算转移目标地址 2 转移预测技术 . ccumulator) 提供需要送入 ALU 的操作数,存储 ALU 的计算结果 c. 暂存寄存器 暂时存放需要送入 ALU 的操作数,但不存放计算结 向替换算法指示区块状态。 请求、复位、总线请求、设备就绪等信号 游戏到不见证、必须帮水、以面奶和牙目可 涉及到不同的电路单元时,有些控制信号仅连接一个外设模块,有 些同时连接多个模块有些控制信号线为单向传送,有些为双向传送 有些控制信号线甚至在不同时间段有不同的功能定义。 slot): 转移指令 Li 后面的一个时间 主存是以字块为单位映像/复制到 Cache 中。 无论是否转移,位于转移延迟槽的指令总是会被执行。可根据 果: 暂存寄存器是透明的,程序员不可见 ng Register) 标志寄存器 FR: 分为状态 预测结果选择合适的指令"装入"转移延迟 当 Cache 已经用满,但主存还需将新的字块调入 Cache 时,就会执 一般来说,总线信号线中,除电源线、地线、数据总线和地址总线 外的所有信号线都归纳为控制总线。 当程序对 Cache 字块执行写入时,需保证 Cache 字块和内存字块的 (条件码) 位和控制位 根据转移指令过去的行为进行预测 状态位:记录 ALU 运算后的状态或者特征;控制位:对 CPU 的某些行为进行控制和管理 使用 BTB (转移目标缓冲器), 收集和存储了近期所有转移指令的有 致性,通常的有两种写入方式: 先写 Cache 字块,待 Cache 字块被替换出去时再一次性写 需传输的比特串一个接一个地在一条信道上传输 制器 整个 CPU 的指挥控制中心 比特以成组的方式在两条或更多的并列信道上进行传输 入内存字块 透/写直达:在写 Cache 字块的同时也写入内存字块 根据指令中的操作码和时序信号,产生各种控制信号,对系统各个 部件的工作过程进行控制,指挥和协调整个计算机有序地工作 双方有各自独立的定时时钟 双方需要采用统一的时钟 任一时刻CPU能从Cache中获取数据的几率称为命中率(Hit Rate) 临时存放从内存或者 每条信号线的功能恒定,缺点是总线上的信号线数量较多 案"记录。 地址映射,由相联存储器(Associative Memory)的块表(Block Cache 中取出的下一条待执行指令,其输出作为指令译码器的输入。 #受用: 中来語 つぶいのに回え、歌馬たら、大上的目の文章を収入 夏用: 某些信号线在不同时段传输不同类型的信号,旨在減少信号 线的数量: 区分信号线上到底传输的是什么信号(通信协议的约定 /増加专用信号线加以标识) (地址自动转换) Table) 实现, der): 计算机能且只能执行"指 超标量技术是通过重复设置多个功能部件,并让这些功能部件同时 工作来提高指令的执行速度,实际上是以增加硬件资源为代价来换 令",指令由操作码和地址码两部分构成;指令译码器只对操作码进 行译码,分析和识别指令应该执行什么样的操作。 (Fully associative mapping): 完全随意的对应 取处理器性能的。使用超标量技术的处理器在一个时钟周期内可发 总线周期的四个阶段 ion Controller): 根据指令译码器的译码 . R (E) ## 结果,产生所需的各种控 制信号并发送到相关部件,控制这些部件完成规定的操作。操作控 相联映射(Direct mapping): 一对多的硬性对应 典型的标量流水线处理机把一条执行的执行过程分解为取指令、 通过总线进行信息交换的过程,称为总线操作 央射(Multi-way set associativ 码、执行、访存、写会等5级流水线,每一级的执行时间为一个基本时钟周期。让一条指令从译码段流动到执行段的操作通常称为发 总线设备完成一次完整信息交换的时间,称为总线周期(或总线 制器内部包括时序脉冲发生器、控制信号发生器、启停电路和复位 传输周期) 总线时序是指,总线操作过程中,总线上各信号之间在时间顺序 Cache 更新与替换策略 逻辑等。 有种观点认为还包括<mark>程序计数器 PC (ProgramCounter): 存放下一</mark> 射指令 单发射是指处理机在一个时钟周期内只从存储器取出一条指令进 CPU 对主存的所有数据请求都首先送到 Cache, 在其中查找。如果 上的配合关系 条待执行指令在内存中的地址。 总线周期的 4 个阶段 入指令流水线处理。它的设计目标是每个时钟周期平均执行一条指 令。但是实际上由于数据相关、控制相关以及资源冲突等原因,只 命中,则切断 CPU 对主存的请求,并将数据送出,不命中,则将 (22) 总线周期的4 下阶段 请来及仲裁(Request and Arbitration)阶段:主模块请求,付 裁机构决定把下一个总线传输周期分给哪一个请求源。 寻址(Addressing)阶段:取得总线使用权的主模块,通过总线 发出本次要访问的从模块(存储器地址或 1/0 端口)地址及有关 每条指令的执行过程都可以分解为一系列的微操作 微操作特点:可由简单电路实现;可被多个指令复用 数据请求传给主存。 能接近一条指令。 优缺点: 优点: 降低了 CPU 对主存的请求次数; 所以,超标量还有另外一种说法。在一个时钟周期内能够同时发射 多条指令,为了能够支持同时发射多条指令,超标量处理器必须具 有至少两条及以上能够同时工作的指令流水线。具有多条能同时工 缺点: 延迟了 CPU 对主存的访问时间。 微程序控制器和硬连线控制器 命令,通知参与传输的从模块开始启动。 CPU 同时向 Cache 和主存发出数据请求。由于 Cache 速度更快,如 作的流水线是所谓招标量的前提 输(Data Transferring)阶段:主模块和从模块进行数据 数据由源模块发出,经数据总线到达目的模块。 段:主模块、从模块的有关信息均从总线上撤销,让出总 主模块和从模块讲行数据 果命中,则 Cache 在将数据回送给 CPU 的同时,还来得及中断 CPU 硬件电路简单,可支持复杂指令,速度慢 ①操作码由指令译码器译码,译码结果是该指令对应的微程 2.8 计算机性能评测 了解 对主存的请求,不命中,则 Cache 不做任何动作,由 CPU 直接访 CM 中的首地址 (微程序的入口地址) (所有指令对应的微程序 存储容量 以便下一个总线传输周期其他模块能够使用总线。 优点:没有时间延迟; 都存放在控制存储器 CM 中) 总线带宽和数据吞吐速率 缺点: 每次 CPU 都存在主存访问, 从而占用一部分总线时间。 常见集中式仲裁、分布式仲裁方法的原理及不同方法的优缺点 )该首地址经衞地址译码器译码后,从 CM 中读出第一条衞指今 了解 其中微操作码部分送往微操作码译码器进行译码,生成相应的控 能耗与环保 RASIS 特性: RASIS 特性是可靠性 (Reliability)、可用性 总线的使用权分配即总线判优控制,也称为总线使用权仲裁。 制信号以实现规定的微操作 (Availability)、可维护性 (Serviceability)、 完整性 (Integrity) 和安全性 (Security) 五者的统称。 当有多个主设备同时申请总线时,按一定的优先等级顺序,判定哪 个主设备能优先使用总线。 从 CPU 发出的写信号送到 Cache 的同时, 也写入主存, 以保 执行顺序控制位送往微地址形成电路,生成下一条微指令的微地 证主存的数据能同步地更新。 优缺点:优点:操作简单,可靠性高: 缺点:写速度是主存写速度,由于主存的慢速,降低了系统的写 6. 运算速度: 制逻辑(即总线仲裁器 arbitrator) 集中在一切 . 不断重复上述过程,直到这段微程序全部执行完毕 万为中旬、开门、中开门施官弘 申行仲裁。非行仲裁又称为"菊花链"(Daisy Chainning)仲 裁;越靠近控制器的模块,优先级越高;这种延迟与模块数量成 正比,所以判优速度较 链形优先级存在传播延迟慢,一般只能接 把控制器看作专门产生固定时序的控制信号的逻辑电路,以使用元 速度并占用了总线时间,没有发挥 Cache 高速访问优势。 件少和速度快作为设计目标。 特点:速度快,电路复杂,不支持复杂指令。调试和改动困难, CPI: 执行一条指令所需要的时钟周期数 = 总时钟周期数/IC; IC:

度被微程序取代。近年因 RISC 的兴起和 VLSI 的进步,又重新焕发

(几个) 模块; 个模块有故障就会造成整条 和地。在 USB3.0 版本后,又增加了两对差分信号线以实现更高速 选形结构可靠性低。结构简单,造价较低。 并行仲裁: 又称为"独立请求式仲裁"。每个主设备都有独立的 BR 和 BG 信号线,并分别接到仲裁器上。判优速度快,且与模块数 HADDR[31:0] -XX A 无关。所需"请求线"和"允许线"较多,N个模块需要2N条。 XX 控制 XX WDATA[31:0]XX YX. 总线判决器决定是 BR1 所连主设备;还是 BR2 所连主设备 获得总线控制权。<mark>再按串行方式</mark>。来决定 BR1 上的设备是主设备 2 还是 4、BR2 上的 设备是主设备 1 还是 3 应该获得总线控制权。 **⊤**γγ 7 17 HRDATA[31:0] XX X X数据(A) 兼具串行和并行仲裁优点, 既有较好的灵活性、可扩充性又可容 納契多的设备而结构也不会过于复杂。且有较快的响应速度。 (2)分布式:将控制逻辑分散在(与总线连接的)各个部件或设备上,由各个节点竞争使用权 自举分布式仲裁 图 4.21 有等待状态的 AHB 传输时序 使用多个请求线,不需要中心裁决器,每个设备独立地决定自己 HADDR[31:0] XX A В ХХ 是否是最高优先级请求者 原理:分为申请期和裁决期。 在申请期,需要请求总线控制权的 XIX 128(A) XIX 128(B) XIX 20 81KC) XX 设备在各自对应的总线请求线上送出请求信号。在裁决期, HWDATA[31:0] XX X X WARRAN X X X XXIV(C) 数据(B) 设备将有关请求线上的合成信号取回分析,以确定自己能否拥有总线控制权 总线时序理解 总线时序是指,总线操作过程中,总线上各信号之间在时间顺序上 的配合关系。 图 4.22 多个数据的 AHB 传输时序 HCLK-时标通常由 CPU 的总线控制部件发出,送到总线上的所有部件;也 HTRANS[1:0] (NONSEQ ) XX SEQ XX SEQ XX 可以由每个部件各自的时序发生器发出,但是必须由总线控制部件 发出的时钟信号对它们进行同步 HADDR[31:0] (0x38 )() 优点:模块间的配合简单 缺点:主从模块之间的时间配合属强制性同步,必须按速度最慢的 HBURST[2:0] WRAP4 部件来设计公共时钟 ΨYY χχ ≒χ 异步总线允许各模块速度的不一致性,提高了模块的适应性,给设 HWDATA[31:0] 计者带来更多的选择余地 异步总线中,系统没有公用的时钟,主从模块之间通信时,采用应 答方式(又称握手方式) 根据问答信号之间的关系,分成不互锁方式,半互锁方式,全互锁 你给你可以 方式。 不互锁方式:读:①主设备将拟访问的地址信号送上地址总线,同 时发出主设备请求信号,并且延迟 DI 后发出固定宽度的读命令。 图 4.23 WRAP4 (Four-heat wram ②从设备收到主设备请求之后,将所需数据读出并送往数据总线, 同时发出从设备应答信号; HTRANS[1:0] () NONSEQ () XX SEQ XX SEQ XX ③主设备在读信号后沿,将从设备输出的数据读入主设备内部寄存 HADDR[31:0] () 0x38 () 器. 写: ①主设备将拟写入的单元地址以及需要写入的数据驱动至相应 的总线,同时发出主设备请求信号,并且延迟 D2 后发出固定宽度 XX XX 的写命令: 杂性 ②从设备收到主设备请求后准备接收数据,并在完成准备工作之后 HWDATA[31:0] 

HCLK

HBUSREQx \_\_\_\_\_

HBUSREQx //

HGRANT MI

HGRANT M2

HMASTER[3:0] #1

HTRANS[1:0]

HADDR[31:0] (()

HWDATA[31:0]

HCLK

HBURREO MI

HMASTER[3:0]

HTRANS[1:0] W

HWDATA[31:0] XX

HREADY /

HWRITE HWRITE HERZE[2:0] HPROT[3:0]

SEO Y

XX

A+8

W #1

00

W.

4.3 系统总线和外部总线 USB、

HGRANTX

HMASTER[3:0]

③从设备利用主设备的写信号后沿,将总线上的数据锁入内部寄存

, 互锁方式:①主设备发请求信号并等待从设备的应答;

②从设备收到请求后输出数据,然后作出应答:

③主设备收到从设备的应答后开始读数据,数据接收完毕才撤销请

主设备发出请求信号之

后,必须等待从设备应答后才启动读数据操作,只有收到数据后才 撤销请求。

①主设备发出读请求; ②从设备送出数据并发出应答:

发出应答信号:

器

③主设备收到从设备的应答后开始读数据,并在数据读取结束之后 撤销读请求:

④从设备得知主设备撤销请求后,才停止驱动数据总线并撤销应答。

全互锁方式的主从双 方都在确认对方状态之后才开始下一步操作,各个动作之间环环相 扣, 传输可靠性最高。

半同步总线是对同步总线的一种优化,对于大多数速度较快的传送

对象,均按照同步方式定时。对于系统所连接的少数速度较慢的设

备,增加一条 Ready/wait 状态信号线,当慢速设备被访问时,可以 利用这条信号线请求主模块延长传送周期

外离式总线的思想: 将一个传输周期(或总线周期)分解为两个子 周期。在第一个子周期(寻址子周期)中,主模块 A 获得总线使用 权后,将命令、地址、A 模块的编号等其它信息发到系统总线上,

由相关的从模块 B 接收下来。然后 A 模块放弃总线,供其它模块使 田相人的外读外 B 设收 F 木。 然后 B 读头放弃心线, 层尖已读头及 用。 在第二个子周期(数据传输子周期)中, B 模块根据所收到的 命令,经过一系列的内部操作, 将 A 模块所需的数据准备好, 然后 由 B 模块申请总线使用权,一旦获准, B 模块将 A 模块的编号和所 需数据、B 模块的地址等信息送到总线上,供 A 模块接收。 将一个总线读周期或写周期分解为两个分离的子周期: 寻址子周期、

数据传送子周期 也把上述寻址子周期称作地址阶段;把数据传送子周期称作数据阶

传输速度: 同步: 如果从设备太慢, 就无法满足时序要求: 异步: 应答过程的交互次数越多, 速度越慢。 可靠性: 最可靠的方式: 异步全互锁, 每步操作"环环相扣"。

AHB"流水线"分离操作

4.2 片内总线 AMBA AHB 数据传输过程, 理解

段: 地址阶段、数据阶段 AHB 传输中分为<mark>地址</mark> 段, 地址阶段只占用一个时钟周

AHB 传褟中分为<mark>吧址所权和数据所权</mark>,地址所权只占用一 期,数据阶段可为一个或多个周期 (补:AHB -Lite 是 AHB 总线的子集,只支持一个主设备。

机制: 地址信息和数据信息交叠(overlapping)的操作方式, 被称作流水线机制 第 n 次传输的地址在第 n-1 次传输时被驱动到了地址总线上。

地址和驱动数据这两个操作构成2级流水线操作。从机因某种原因 不能及时响应时,这个流水线就会被打断。

从机不能及时响应时,发送控制信号 HSPLITx 通知仲裁器。仲裁器 检测到 HSPLITx 后,知道从机当前不进行传输,则可以把总线的使 用权出让给其他主机。当从机做好接收数据准备后,通过控制信号 HSPLITx 发出重新启动传输的信号,仲裁器根据挂起操作主机的优 先级决定何时再次分配总线使用权当主机获得总线使用权后,重新 发送地址、控制等信息,继续刚才挂起的传输操作

一次传输过程传输 发的意思是 burst,可以理解成爆发,很多数据需要运输,需要指 定数据块长度和地址改变方式。

由于采用集中式的译码器,每个主机在需要的时候随即驱动自身的

地址信号,无须等特总线允许信号 HGRANTx。集中式的译码器根据 各个主机的总线使用请求产生总线允许信号 HGRANTx,并在仲裁器 的控制下生成主机号 HMASTER[3:0],指示地址和控制多路选择器把 主机的地址总线与对应从机的地址总线连接。



## 种高性能的局部总线、PCI 总线中有三类设备、PCI 主设备、

MINONSEQIX SEQ XX SEQ XX

)()( A )()( A+4 )()( A+8 )()(

突发传输的控制信号

定一种简注能的同部总线。RCI 总线中有三尖设备: PCI 主设备。 PCI 从设备和桥设备。 PCI 从设备只能被动地接收来自 HOST 主 桥或 PCI 主设备的读写请求。 PCI 主设备可以通过总线仲裁获得 PCI 总线的使用权, 主动地向其他 PCI 设备发起读写请求。桥设 备的主要作用是管理下游的 PCI 总线,并转发上下游总线之间的 总线事务。 相比于 PCI, PCIe 最大的

PCI Express, 简称 PCI-E 或 PCIe。相比于 PCI. PCIe 最大的 改变是每排行通信方式改力相行。并使用整分信号专给和记点对选接 被,两个设备之间的一条 PCIe 链路(link)可以包含 1 至 32 个 通道(lane)。习惯上用 XI. X4. X8. X16. X32 等方式表示链 路所包含的通道数目,也称为 PCIe 的"宽度"或"位宽"。从逻辑概念上看,每个通道就是一条双向的位流传输通道、链路的传输速率等于通道数目乘以单个通道的传输速率。PCIe 可通过增加通道来提高整个链路的传输速率。在 PCIe 1.0 规范中,一个单通道的 PCI-E 证 形式 (XI) 的传输速度为 250MB/s,而 X16 就是等于 16 倍平 X1 的转换器 1 即是 40B/s。 x1 B. 通通荷的 PCI-E 证 16 倍于 X1 的速度, 即是 4GB/s。并且, 单通道的 PCIe 扩展

卡 (X1) 可以插入多通道的插槽 (如 X16、 X8 等)。 USB (Universal Serial Bus,通周串行总线) 是一种外部总线标 准。USB 采用差分方式传输,在 USB1.0/USB2.0 中, "D+" 和 "D-" 组成一对差分信号线用于数据传输。 VBUS 和 GND 对应 5V 电源

的数据传输

4.4 输入/输出接口 I/0接口电路的典型结构 了解

准备就绪位(Ready)忙碌位(Busy)错误位(Error) 端口:常见的命令信息有启动、停止、允许中断

串行接口,并行接口

| 按口: 开门接口 | 同步接口: 异步接口 | 控制方式分类: 程序 程序查询接口; 无条件查 询: 中断接口直接存储器访问(DMA)接口 单工; 半双工; 全双工

设置数据缓冲解决速度不匹配问题

设置电平转换电路解决电平不一致问题 设置信息转换逻辑满足各自格式要求

设置时序控制电路同步 CPU 和外设的工作

提供地址译码电路 提供 I/0 控制、读/写控制及中断控制等逻辑

缓冲器是一种三态元件, 当缓冲器使能时, 可以将外设的数据同步到数据总线上, 而没有使能时则输出高阻态, 从而不影响总线 上的数据。外设数据的保持时间相对于 CPU 的处理时间而言长的 多,在不需要从当前端口读取输入时,输入数据不能影响系统总 线的正常使用,因此需要经过缓冲器。

锁存器可以在输入数据消失后继续保持之前的输出不变。CPU 速度 ) 很快, 而物理外设的速度比较慢, 因此需要锁存器保持电路输出 端的数据

( BE ( SE) ( SE)

XX A

Α W

图 4.27 无等待状态的仲裁授为

w

SEQ (() NONSEQ (()

SEQ W

A+12

1 //

A+12 )()(

IT

图 4.29 总线控制权在两个主机间的移交

T2 T3 T4 T5 T6 T

X X 数据(A)()

SEO

B+4

端口和存储器统一编址,也称存储器映像的 I/ 0 (Memory

高时间 1/0 / 7/3. 存储器映像: 系统中每个 I/0 端口都看作 I 个存储单元,并与存储单元,并与存储单元统一编址,所有访存指令均可用来访问 I/0 端口,不用设置专门的 I/0 指令。 分开单独编址,也称 I/0 映像的 I/0 (I/0

I/0 映像: 对系统中的 I/0 端口地址单独进行编址, 不占用存储空 间;使用专门的 IN/OUT 指令来访问 I/O 端口

对 I/0 口的操作与对存储器的操作完全相

同,无须专用的 I/0 指令。外设数目或 I/0 寄存器数目几乎不受指令限制 CPU 读/写控制逻辑较简单 占用了存储器的一部分地址空间增加了地址译码电路的复

映<mark>像:优点:</mark> I/0 端口地址不占用存储器地址空间 I/0 端口地 址译码较简单, 寻址速度较快: 使用专用 I/0 指令和存储器访问

指令有明显区别, 可使编程清晰 缺点: 专用 I/O 指令类型少,远不如存储器访问指令丰富; CPU 提供存储器读/写、I/O 端口读/写两组控制信号。

第5章 ARM 处理器体系结构和编程模型

5.1 ARM 体系结构与 ARM 处理器模述 微架构的概念、哈佛结构的 特点以及与冯·诺依曼结构的区别 了解

CA 是对计算机系统的设计思想、逻辑特征、原理特征、结构特征

和功能特征的一种抽象。 包括:指令集体系结构 ISA (Instruction Set Architecture)和 XX A+4 X) 包括: 微架构 μarch (Microarchitecture) 以及硬件实现 (Hardware

> ISA, 描述软件如何使用硬件的一种规范和约定。描述处理器指令 及其功能、组织方式的规范称为指令集体系架构 ISA。 微架构 µarch ISA 的硬件实现方式 即数字电路以何种方式来实现处理器的各种功能,包括运算器

> 控制器、流水线、超标量和存储系统结构等内容,也就是计算机 的组织和实现技术

哈佛结构属于一种并行体系结构。程序和数据存储在不同的存储

空间中,每个存储器粉尘编址、使用两套总线单独访问。可提高数据吞吐率,消除流水线上取指和取操作操作的资源相关,处理 數縣(A) 器性能高于冯·诺依曼结构。哈佛结构较为复杂,实现难度较 大,早期较少采用。 ARM7 是冯·诺依曼结构,采用了典型的三级流水线,而 ARM9 则是

哈佛结构,采用五级流水线技术,

5.2 **Cortex-M3/M4 处理器结构** Cortex-M3/M4 处理器的存储器映射 及总総系統 **掌握** Cortex-M3/M4 处理器内核包括 CPU、嵌套向量中断控制器 NVIC、

系统节拍定时器 SysTick 以及可选的指令跟踪接口, Cortex- M4 内核还可以选配一个浮点单元 (具有浮点单元的 CortexM4 产品型号为 Cortex-M4F)。

(1) CPU, 32 位 RISC 微处理器, 内部有一条三级(取指、译码 和执行) 流水线,采用哈佛结构,其总线接口部件有取指和数据存

取两条总线。 (2) WIC 和 SysTick (系统节拍定时器)。异常优先级数值越小, 优先级越高。

Cortex-M3/M4 armv7

在存储器管理方面,Cortex-M3/M4 处理器具有以下特性: 4GB 线性地址空间。虽然 AHB-Lite 总线属于 32 位总线,但 是通过适当的存储器接 可以连接 32 位、 16 位和 8 位的存储器件。 口控制器, 确定的存储器映射关系定义,旨在优化处理器的性能。

储空间被划分为多个 区域,分别用于不同的存储器和外设。例如, Cortex-M3/M4 处理

器具有多个总线接 口,允许同时访问程序代码区以及 SRAM 区或者外设区域

支持小端和大端的存储器系统。 但是芯片制造商可能只选择其

中一种配置类型。 Bit-Band Operations(位带操作,也称为位段或者位域操作, 可选) 。 在经典 ARM 处理器中,如果想修改某个存储单元或者

I/O 端口的某一个 bit 位而不影响其它位,需 要顺序执行读出、修改和写入三个步骤。而位带操作可以使用地址 ■ 直接对这个 bit 位

直接进行操作,无需担心影响其他位。但是具体的 MCU 或者 SOC 芯片是否带有位 带操作特性则由芯片制造商决定。 写缓冲。 Cortex-M3/M4 处理器内置写缓冲, 可以提高程序的

存储器保护单元 MPU (可选)。 Cortex-M3/M4 处理器中的 MPU

支持 8 个可编程区 可在嵌入式操作系统环境下提高系统健壮性。 非对准传送。所有基于 ARMv7-M 的 Cortex-M 系列处理器都支

持非对准传送, 但是

非对准传送将额外增加总线传送次数,影响数据传送效率。 Cortex-M3/M4 处理器除了内核以外,最重要的部件就是总线交换 矩阵 (Bus Matrix)。总

线交换矩阵是一个基于 AHB 总线协议的交换网络。 Cortex-M3/M4 级交换矩阵是一个基于 AIBI 总线协议的交换网络。Cortex-MS/Mi 迪过总线交换矩阵。而向各种存储器。片上和片外不同类型的设备 以及调试组件提供了多条总线。可以让数据和指令在不同的总线上 持行传送、只要不是访问同一个器件)。Cortex-MS/Mi 的总线矩 阵还包含一个写缓冲区,可以加快存储器写操作速度。Cortex-MS/Mi 处理器的系统总线基于 AIB-Lite 总线协议,属于 AIB 总 线的"轻量级"版本,总线上只有一个主设备(主机),无需使用总 线仲裁

Cortex-M3/M4 都可以选配内存保护单元 MPU, 通过 MPU 把存储空 间划分为最多 8 个区

域,区域之间也可以重叠。各个区域的存储特性和访问权限可以通

任务对操作系统或者其他任务的数据造成破坏。 所有基于 ARMy 7M 的 Cortex-M 系列处理器, 都采用相同的存储器映

射关系方式,有助于提高设备之间的软件可移植性和代码可重用性 内核私有区域 0.5GB; 片外设备 1GB; 外部 RAM 区 1GB; 片上外设

过编程定义。如果使用了嵌入式操作系统, MPU 由操作系统进行

管理,给每个任务分配不同存储区域以及访问权限,防止某个应用

☑ 0.5GB; SRAM ☑ 0.5GB; CODE ☑ 0.5GB。

基于 AHB 总线协议的内部总线互连矩阵 I-Code 总线与 D-Code 在物理上彼此独立,但两者之

间有一个仲裁器,当 I-Code 和 D-Code 同时访问同一区域时,D-CODE 基于 AHB-Lite 规范的 32 位系统总线, 也被称为 AHB 总线

32 位 APB 总线 CPU 通过内部总线互连矩阵直接访问内核私有外设,不经过四条总

注意: CPU通过内部总线互连矩阵直接访问内核和

不经过四条总线 内核私有区域 芯片厂商定义 Cortex-M3/M4 外部PPB、 调试组件 0xE004 000 内核私有外设 指令/数据访问 数据访问 D-Code

CODE

基于"增强型 APB"总线规范的 32 位总线 主要用于连接处理器内部的调试访问接口 AP 与外部调试端口 DP tri SWT-DP #π SW-DP. 5.3 Cortex-M3/M4 的编程模型 Cortex-M3/M4 处理器 2

I-Code 取指/读中断向量

2种访问等级(切换原理) 理解

(1) 操作状态(26 计极合) Thunb 状态:执行 Thunb 指令的状态。由于 Cortex—M 系列处理器不支持 ARM 指令集,所以没有 ARM 状态。(thunb 状态:arm 执行 16 位指令的状态,即 16 位状态,ARM 状态:arm 处理器工作于 20 位指令的状态,所有指令均为 22 位)则试状态:调试状态,与处理器被暂停后就会进入调试状态 同时会 停止指令执行。例如通过调试器或触发断点后。

处理模式 (Handler mode), 类似于经典处理器中的异 执行的是中断服务程序 (ISR), 此时处理器具有特权访

为特权线程模式(类似于经典处理器 svs (svstem)模式)和非特 权线程模式(类似于经典处理器 usr (user)模式) 权线程模式:系统启动后处于特权线程

将处理器从特权线程模式切换到非特权线程模式 非特权线程模式切换到特权线程模式:无论是特权还是非特权线程模式,在异常响应时都进入处理模式,并具有特权访问等级。

模式, 在此模式下, 可以通过对特殊寄存

非特权线程模式可以利用这种机制,在处理模式中修改 CONTROL 寄存器,从异常返回时变成特权访问等级。



RO~R3 用于子程序之间的参数传递; R4~R11: 用于保存子程序的局部变量; R12: 作为子程序调用中间寄存器。 个低位寄存器,因受指令编码空间限制,许多16位

Thumb 指令只能访问低位寄存器。

| TRI2: 5 个高位寄存器,可用于 32 位指令和少数几个 16 位指令如 MV 指令)。系统复位之后,RO\*R12 的初始值均未定义。

Cortex-M3/M4 处理器采用双堆栈设计,有

也就是右两个因3.寄存器。一个是主线特针 MSP,另一个是进程校 指针 PSP。对于一般程序而言,两个栈指针 MSP,另一个是进程校 指针 PSP。对于一般程序而言,两个栈指针只有一个可见。 系统复位之后,PSP 的初值未定义。而 MSP 的初值存放在整个存储 新元を記る元月、For DybjuAckと X: iiii mar njybjuAck以下立 十分iii 空间最开始(中断向量表)处第一个字中,系统初始化时,需要 将其取出井対 MSP 进行赋值。 <mark>栈指针的选择</mark>是通过特殊寄存器 CONTROL 设定的 MSP 为默认栈指

在系统复位后或处理器处于处理模式时, 处理器使用 MSP PSP 只能用于线程模式。

用于保存函数或子程序调用时的<mark>返回地址</mark>,在函数或子程序结束时,LR 中的数值用于调用返回。在异常处理时,LR 中将自动保存返回地址 EXC\_RETURN,异常处理结束用于异常/中断返回。如果是 嵌套调用,调用时需将 LR 中的数值压栈保存 ①读 PC 时返回的是当前指令地址加 4, 这是因为流水线的特性以

及与 ARM7T 系列处理器兼容的需要 ②对 PC 的写操作可以使用 MOVE 指令以及数据处理指令来实现,

以实现程序的跳转 ③需要注意的是,无论使用跳转指令还是直接写 PC 寄存器,写

5项是奇数,确保其最低位是"1",以表示其处于 Thumb 状否则将被认为试图转入 ARM 模式,从而导致出现错误异常

从ARMv7版架构开始,ARM采用了新的程序状态寄存器PSR,读取PSR的结果实际包含了APSR、 EPSR和IPSR三个状态寄存器内容,因此,有时也将 PSR称为xPSR(表中GE[3:0]只有Cortex-M4中有) 30 29 28 27 26-25 24 L 7 26-25 24 23-20 5~10 9 8 7 6 5 4~0 GE[3:0]

GE[3:0] ICI/TT N Z C V O ICIAT T

程序状态寄存器(续) 」 PSR中各个标志位的含义如下

ICI/IT

当最低位被置位(写入 1)后,将屏蔽除复位、NMI 和硬件错误以 外所有的(优先级数值大于0的)系统异常和外部中断,类似于 x86 系统中的关中断 (IF=0), 以便处理紧急事务

周期分裂式时序:地址阶段和数据阶段可以被分离。

| 似于 x86 系统的 "开中断"                                                                                                                                                                    | 举例:<br>0x4000 0000 第 0 位->0x4200 0000                                                                                    | APB2 (PCLK2) 为 72MHz (AHB<br>输出为 72MHz 时)                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    | 器件的地址必须是唯一的。                                                                                                     |
|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------|
| 編号         美型         优先級         简介           0         N/A         N/A         没有异常在运行                                                                                            | 0x4000 0000 第 3 位->0x4200 000C<br>0x4000 1000 第 3 位->0x4202 000C<br>0x20 就是十进制的 32, 意思是扩展 32 倍大小                         | 时钟系统是由振荡器(信号源)、定时唤醒器、分频器等组成的电路。常用的信号源有晶体振荡器和 RC 振荡器。时钟是嵌入式系统的                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | 快速辨析(选择填空)<br>计算机发展历程: 电子管阶段; 晶体管时代; 集成电路时代; LSI &<br>VISI 时代: JUSI & GSI 时代                                     |
| 1         复位         -3 (最高) 复位           2         NMI         -2         来自 NMI 引脚, 一般由着门殉或者掉电监测单元 E           3         HardFault 硬件错误         -1         如果相应的异常处理未使能,所有错误都可能引发 | 0x1000 * 0x20 + 2x4200 0000 + 0x0C                                                                                       | 品,                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           | 摩尔定律: 晶体管的大小将以指数速率变小,在价格基本不变时,                                                                                   |
| 3 Handraut或针物或 -1 以來但您的并而完定其不使能。所有物或能可能引及. 4 MemManage 輔漢 可编程 訪問內存的行为违法了 MPU 定义的规则 5 色线精误 可编程 可编程 化效则从总线的错误响应。如指令预取和数据语 6 用法错误 可编程 无效指令或试图的词未配置的部件,如 MS/M4 谈考                       | 本过程,及异常优先级及优先级分组(概念)了解                                                                                                   | 转化,定时器计数等。因此时钟对于计算机系统是至关重要的,通<br>常时钟系统出现问题也是致命的,比如振荡器不起振,振荡不稳,<br>停振等。                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       | 计算机软件:按特定顺序组织的计算机数据和指令的集合<br>分级存储体系结构:外存(主要为磁介质的机械硬盘、Flash 固态<br>硬盘 SSD)                                         |
| 7-10 保留  11 SVC 可编程 有OS 时,应用程序可靠此调用系统服务(类似于 12 调试监视 可编程 使用基于软件的调试时,断点和数据观察点等调试                                                                                                      | DOS 调用)                                                                                                                  | (2) 时钟树<br>时钟树从左至右,相关时钟依次可分为3种:输入时钟、系统时钟<br>和由系统时钟分频所得其他时钟。                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  | 主存储器(内存): 主要由 DRAM、ROM 组成<br>高速缓存 Cache: SRAM<br>寄存器: 触发器                                                        |
| 13 保留                                                                                                                                                                               | 非激活状态 Inactive: 异常既不在激活状态也不<br>在挂起状态                                                                                     | a. 输入时钟<br>从时钟频率分:高速时钟和低速时钟                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  | 微控制器的实现方式:<br>微操作: 每条指令的执行过程都可以分解为一系列的微操作                                                                        |
| 15         SYSTICK         可编程         系统节拍定时器产生的周期性异常。例如任务之间           16         IRQ#0         可编程                                                                                | 前切換定时<br>挂起状态 Pending: 异常源发出了服务请求,正在<br>等待处理<br>激活状态 Active: 正在接受处理器服务但未结                                                | 从芯片角度分: 内部时钟(片内时钟)和外部时钟源(片外时钟)<br>因此,结合频率及内外:<br>高速外部时钟 HSE: ①→②→③→④→⑤得 SYSCLK。                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              | 两种实现方式: 微程序控制器 CISC; 硬连线控制器 RISC<br>计算机各部件按功能划分为两大阵营: CU 和 EU:<br>CU 就是控制器,负责指令译码,生成相应控制信号                       |
| 17   IRQ#1   可織程                                                                                                                                                                    | 東的异常(如果某异常处理程序被更高优先级的<br>异常服务打断,则两个异常均处于激活状态)<br>激活并挂起状态: Active and pending: 异常正在接受处理器服务,                               | 高速內部时钟 HIS: 片內 RC 振荡器产生;不稳定;上电开始作为初始系统时钟; 8MHz。<br>低速外部时钟 LSE: 外部晶振,提供给实时时钟;32kHz。                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           |                                                                                                                  |
|                                                                                                                                                                                     | 而相同异常源又产生 (3) 异常处理程序 (Exception handlers)                                                                                | 低速内部时钟LSI;片内 RC振荡器产生;提供给实时时钟和看门狗;                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            | 10 次<br>微指令: 微程序级的命令<br>机器指令: 简称指令。CPU 能识别和直接执行的一条二进制编码序                                                         |
| 常用于执行负责错误处理(包括硬件错误)的中断服务程序<br>与 PRIMASK 不同的是,FAULTMASK 无需主动清理                                                                                                                       | (4) 异常向量表 (Vector table) 255 个 (240 个外部中断,15 个系统异常)                                                                      | 锁相环倍频输出 PLL: 输入源可选 HSI/2、HSE 或 HSE/2。倍频 2~16<br>倍: 输出最大 72MHz                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | 列;包括操作码和操作数两部分。<br>宏指令:由若干条机器指令组成的软件指令                                                                           |
| BASEPRI<br>BASEPRI 寄存器的最低 8 位采用了"可伸缩"设计,具体宽度取决于芯片制造商实际设计的中断优先级数量                                                                                                                    | <ul><li>(5) 异常的优先级 (Exception priorities)</li><li>数字越小,优先级越高</li><li>(6) 中断优先级分组 (Interrupt priority grouping)</li></ul> | b. 系统时钟 SYSCLK<br>由 SW 根据用户设置,选择以下 3 个中的一路输出而得 PLLCLK; HSE;<br>HSI                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           | 存储器类型 (1) 半导体存储器 只读存储器 ROM: 掩模 ROM (不可修改); 可编程 ROM(PROM) (不可                                                     |
| 屏蔽大于等于 0 的中断时,需要使用 PRIMASK 写数为 0 时,不屏                                                                                                                                               | Cortex-M3/M4 中,每一个中断都有一个 8 位的中断<br>优先级的减少通过去除优先级配置寄存器的最低位 (LSB) 实现                                                       | 专门提供引脚 MCO(主时钟输出); 以实时检测时钟系统是否运行正常。通过软件编程,选择以下 4 个中的一路在 MCO 上输出 SYSCLK;                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      | 多次修改);<br>可擦除可编程 ROM(EPROM): UVEPROM; EEPROM; Flash Memory (包                                                    |
| 中断屏蔽寄存器属于特殊寄存器,只有特权访问等级才可以进行                                                                                                                                                        |                                                                                                                          | PLLCLK; HSE; HSI。<br>c. 由系统时钟分频所得其他时钟; 即 SYSCLK 经过 AHB 预分频器输<br>出                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            | 括 NAND 和 NOR)<br>NAND: NAND-flash 存储器具有容量较大,改写速度快等优点,适用于大量数据的存储                                                  |
| (6) CONTROL 寄存器                                                                                                                                                                     | (7) 异常流程 (Exception entry and return)<br>a. 异常请求的接受                                                                      | HCLK: AHB 时钟(通常, 预分频系数为 1, 常为 72MHz)。最高 72MHz;<br>为内核、存储器和 DMA 时钟信号                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |                                                                                                                  |
| 该位为 0/1, 处理器进入特权线程模式/非特权线程模式                                                                                                                                                        | 处理器接受请求的条件:处理器处于运行状态;异常处于使能状态;异常的优先级高于当前等级异常没有被屏蔽(如没有设置<br>PRIMASK)。                                                     | FCLK: 内核"自由运行"时钟;与HCLK 互相同步;最高72MHz;HCLK<br>停止时仍能继续运行,保证内核睡眠时也能采样到中断和跟踪休眠<br>事件                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              | RAM 中。NOR 的传输效率很高,在 1~4MB 的小容量时具有很高的成本效益,但是其很低的写入和擦除速度大大影响了它的性能。随机存储器 RAM: 静态存储器 SRAM: 动态存储器 DRAM                |
| 当该位为0时,线程模式使用主栈指针MSP; 当该位为1时,线程模式使用进程栈指针PSP; 在处理模式下,该位始终为0,并且忽                                                                                                                      | 注意,如果异常处理程序中出现了 SVC 指令,而该异常的优先级<br>不低于 SVC 的优先级,就会触发硬件错误,从而进入硬件错误的                                                       | PCLK1: 外设时钟; 再经 APB1 预分频器 (系数常为 2) 后得到; 最高 36MHz (常为 36MHz)。为 APB1 总线上(低速)外设时钟(如需使用外                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         | (2) 磁介质存储器: 磁盘(硬盘、软盘); 磁带; 利用磁性介质的<br>磁极化来存储信息                                                                   |
| FPCA: 配置 FPU 的 Cortex-M4 才有此位                                                                                                                                                       | 处理程序。<br>b. 异常进入流程<br>异常进入流程包括如下操作:                                                                                      | 设, 须先开启其时钟) PCLK2: 类似 PCLK1。外设时钟: 最高 72MHz (常为 72MHz); 为 APB2 总线上(高速) 外设时钟                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   | (3) 光存储器: 只读型光盘; 可记录型光盘; 反射光强度代表 0 和<br>1<br>存储器性能指标:                                                            |
| 存。执行浮点指令时 FPCA 位自动置位,在异常处理程序入口处该<br>位被硬件自动清除。                                                                                                                                       | ①多个寄存器的值和返回地址被压入当前使用的栈。若处理器处于线程模式且正在使用进程栈指针 PSP,则 PSP 指向的堆栈区域就                                                           | 总线工(商迷)介权可针<br>SDIOCLK: SDIO 外设时钟<br>FSMCCLK: 可变静态存储控制器时钟                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    | 最重要的指标是存储器的容量和存取速度:存储器中存储单元的总数,常称为该存储器的存储容量                                                                      |
| 后,处理器处于线程模式、具有特权访问等级并且使用主栈指                                                                                                                                                         | 会用于该压栈过程,否则就会使用主栈指针 MSP 指向的堆栈区域。                                                                                         | STCLK: 系统时间定时器 SYSTICK 的外部时钟源: AHB 输出再经过 8 分類后得到: 等于 HCLK/8                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  | 存取时间(访问时间)TA:存取时间称存储器访问时间,是指从启动一次存储器操作到完成该操作所经历的时间                                                               |
| 线程模式。不过,当 CONTROL 寄存器的最低位 nPRIV 位被置位                                                                                                                                                | ②从向量表中取出异常向量<br>③取出异常处理程序中的指令<br>④更新多个 NVIC 寄存器(后续介绍)和内核寄存器(PSR、LR、                                                      | TIMXCLK: 定时器 2~7 內部时钟源; PCLK1 经过倍频(*1 或*2, 由 APB1 分频系数是否为 1<br>判断得出)所得                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       | 存取周期 TM: 存取周期是指连续启动两次独立的存储器操作(如连<br>续两次读操作)所需间隔的最小时间<br>数据传送速率(频宽)BM: 数据传送速率,指单位时间内能够传送                          |
| 切换回特权线程模式了。上述机制可以为嵌入式系统提供一个简<br>单的基本安全保护。例如,嵌入式系统中可能会运行一些不受信                                                                                                                        | PC 及 SP)<br>加快中断执行速度一压栈顺序                                                                                                | ${ m TIMxCLK}$ : 定时器 $1/8$ 内部时钟源: PCLK2 经过倍频(*1 或*2, 由 APB2 分频系数是否为 $1$                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      | 的信息量<br>体积与功耗: 便携式微机, 其便携性能和续航时间尤为重要, 因而                                                                         |
| 任的应用程序,应该对这些程序的权限进行限制,防止不可靠程序对系统可能造成的损害。<br><b>堆栈的原理</b> , Cortex-W3/W4 处理器的堆栈模型 (满递减)及双堆                                                                                           | RO <sup>*</sup> R3、R12, LR、PC(返回地址)和 PSR 共 8 个寄存器被压栈<br>(注意: 压栈顺序和栈帧结构不同)。如果需要压栈保存 FPU 状态、则共有 26 字、如果伸修双字栈对齐、可能还会修改已入栈的  | 判断得出)所得<br>ADCCLK: ADC1~ADC3 时钟; PCLK2 经过 ADC 预分频器(/2, 4, 6, 8)所得<br>8. 6 ARM 中的 GPIO 给定库函数时 GPIO 的基本输入输出编程; 引脚                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              | 对体积、功耗非常敏感<br>可靠性:采用平均故障间隔时间 MTBF 衡量,即两次故障之间的平均<br>时间间隔                                                          |
| 栈结构 理解                                                                                                                                                                              | PSR[9]。<br>压栈时为了尽快更新 PC,首先压栈的是 PC(返回地址)和 PSR,                                                                            | <b>受用功能・推動</b><br>(1) 普通推挽輸出 PP                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              | DRAM 和 SRAM<br>SRAM: 用双稳态触发器(锁存器)存储信息; 速度快(双极型<5ns,                                                              |
| 堆栈的数据存取操作按照后进先出(LIFO)的原则,并通过堆栈指                                                                                                                                                     | 出栈时为了尽快恢复处理器状态和返回主程序,出栈时也应该先<br>出栈 PSR 和 PC, 咋办?<br>前述栈指针"会在异常处理开始前 <u>自动调整</u> "                                        | 引脚可以输出低电平(0)和高电平(VDD),用于较大功率驱动的输出。<br>此模式下, I/O 引脚<br>用于连接 LED、蜂鸣器等数字器件。                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     | MOS 型几十~几百 ns ),不需刷新,外围电路比较简单,但集成度低(存储容量小,约 1Mbit/片),功耗大。SRAM 被广泛地用作高速缓冲存储器 Cache                                |
| (1) 堆栈的作用<br>①保护断点,以便在异常/中断返回后,处理器能够从断点处继续                                                                                                                                          | 即还我指针"…会在异常处理开始即 <mark>目初调整</mark> "<br>c. 执行异常处理程序<br>进入异常处理程序内部后,处理器进入处理模式,并运行于特权                                      | 用寸连接 LED、蛛鸣器等数字器件。<br>2) 普通开漏输出 OD<br>引脚只能输出低电平(0),如果想输出高电平(外接上拉电源的电压)                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       | DRAM: DRAM 是靠 MOS 电路中栅极电容存储信息,电容上的电荷会逐                                                                           |
| 运行。保护断点即,在异常/中断响应时,保存被中断程序的下一<br>条指令的地址,以及处理器状态寄存器的内容。                                                                                                                              | 访问等级,栈操作使用 MSP。此过程中如果有更高优先级的异常产生,处理器会接受新的中断,当前正在执行的处理被更高优先级                                                              | 需要外接上拉电阻和<br>上拉电源。通常,此模式下, I/O 引脚用于: 连接到不同电平器                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | 集成度高(存储容量大,可达1Gbit/片以上),功耗低;但速度慢,<br>约为 SRAM 的一半,且需要刷新。                                                          |
| 以恢复现场。异常/中断服务程序,或者正在执行的函数或者子程                                                                                                                                                       | 的处理抢占而进入挂起状态,此即异常嵌套。若执行过程中产生<br>的其他异常具有相同或更低的优先级,新产生的异常就会进入挂<br>起状态,待当前异常处理完成后才可能被处理。程序代码执行的                             | 件、线与输出: 或使用普通模式模拟 I2C 通信。<br>3) 复用推挽输出 AF_PP<br>引脚不再是普通的 I/O, 不仅具有推挽输出的特点, 而且还使用片                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            | 地址空间: 计算机中地址总线 AB 的宽度决定了存储器空间的最大<br>寻址范围,常把这个寻址范围称为地址空间<br>为什么采用 Cache?                                          |
| 容。<br>③实现主程序与函数或者子程序之间的参数传递。函数或者过程                                                                                                                                                  | 返回指令会引起 EXC_RETURN 数值被加载到程序计数器中(PC),并触发异常返回机制。                                                                           | 内外设的功能。通常,<br>此模式下, $I/0$ 引脚用作 USART 的发送端 $Tx$ 或者 $SPI$ 的 $MOSI$ 、                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           | 存储器的访问速度低是制约计算机系统性能的关键因素<br>解决方法:                                                                                |
| 对参数数量几乎没有限制。                                                                                                                                                                        | d. 异常返回<br>EXC_RETURN 写入 PC 时,就会触发异常返回流程。异常返回机制被<br>触发后,进入异常期间被压入栈中的寄存器数值会被恢复到寄存                                         | MISO、 SCK 引脚等。<br>4) 复用开漏输出 AF_OD<br>引脚不再是普通的 I/O, 不仅具有开漏输出的特点, 而且还使用片                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       | 1-在存储器访问时,通过指令等待,以牺牲 CPU 速度性能为代价<br>2-采用速度更高的静态存储器 SRAM 成本过高(对比 DRAM)<br>3-采用高速缓冲存储器 Cache 在 CPU 与 DRAM 之间建立一个(以 |
| (2) 堆栈类型<br>①按照堆栈区在存储器中的地址增长方向                                                                                                                                                      | 器组中,因而多个 NVIC 寄存器和处理器内核中的寄存器(如<br>PSR、SP 和 CONTROL)都会被更新。                                                                | 内外设的功能。通常,<br>此模式下, I/O 引脚用作 I2C 的 SCL 或 SDA 等。                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              | SRAM)构成的缓冲存储器<br>总线的两个基本特性                                                                                       |
| 址向高地址生长。                                                                                                                                                                            | 第6章 ARM 指令系统 能看懂给出的指令语法及功能说明 了解<br>数据传送类指令<br>寄存器到寄存器传送: MOV 指令、MVN 指令                                                   | 5) 上拉输入 IPU<br>引脚用于默认上拉至高电平输入。<br>6) 下拉输入 IPD                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | 共享: 当多个部件连接在同一组总线上,各部件之间相互交换的信息都可以通过这组总线传送<br>分时: 是指任意时刻只能有一个设备向总线发送信息                                           |
| 地址向低地址生长。<br>②按照堆栈指针 SP 所指示的位置                                                                                                                                                      | 存储器到寄存器传送: LDRx 指令、LDMxy 指令<br>寄存器到存储器: STRx 指令、STMxy 指令                                                                 | 引脚用于默认下拉至低电平输入。<br>7) 浮空输入 IN_FLOATING                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       | 总线主要性能指标<br>总线频率;总线宽度;总线带宽 带宽 (MB/s) =总线宽度/8×总线                                                                  |
| 指向堆栈最后一个已使用的地址。                                                                                                                                                                     | 第8章 基于ARM微处理器硬件与软件系统设计开发<br>8.1 嵌入式系统设计与开发综述 嵌入式系统的交叉开发环境 了<br>解                                                         | 引脚用于不确定高低电平输入。例如,连接外部按键或作为 USART 接收端 Rx、 I2C 等。<br>8) 模拟输入 AIN                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               | 频率;<br>同步方式: 同步总线 or 异步总线<br>总线复用; 信号线数                                                                          |
| 置,也就是指向堆栈的第一个没有使用的地址或者空位置。<br>(3)4种基本堆栈类型                                                                                                                                           | 8.2 嵌入式系统开发过程 嵌入式系统开发过程各阶段 理解<br>8.4 ARM 微处理器最小硬件系统 微处理器最小硬件系统概念 了解                                                      | 8.7 定时器 定时器 (基本和通用) 的 3 种计数模式,普通输入捕获、 PWM 输入捕获、比较输出、PWM 输出的基本原理 掌握                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           | 总线控制方式: 并发工作、自动配置、仲裁方式、逻辑方式、计数方式                                                                                 |
| 长                                                                                                                                                                                   | 做处理器最小硬件系统,仅包含正常工作所需最少元件,以微处理器为核心,一般包含电源、时钟、复位等保障电路以及用于引导和装载基本程序的存储器电路、用于系统调试监控的调试下载电路等。                                 | 基本定时器延时时间,可由以下公式计算:延时时间=(ARR+1)*(PSC+1)/TIMxCLK                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              | 寻址能力:指地址总线的位数及所能直接寻址的存储器空间大小<br>总线的定时协议:为使源与目的同步,需要有信息传送的时间协议<br>分为同步总线定时、异步总线定时、半同步总线定时                         |
| 长<br>空递增(EA): SP 指向下一个可用空位置,且由低地址向高地址                                                                                                                                               | STM32F103 微处理器的最小硬件系统如图 8.20 所示,除 STM32 芯片以外,主要包含以下功能部件: 电源电路、复位电路、时钟电                                                   | 给定库函数时定时器的基本功能编程,包括硬件连线、相关 GPIO 口及定时器的初始化配置、精确延时的实现、结合中断的综合应用 掌                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              | 负载能力:指总线上最多能连接的器件数<br>饱和和溢出                                                                                      |
|                                                                                                                                                                                     | 路、调试和下载电路及启动电路。<br>STM32 时钟树的基本概念、功能、作用、意义、特点等 理解                                                                        | 摄<br>8.8 中斯拉制器 NVIC 的基本概念及特性,中断优先级、向量表、<br>服务函数、设置过程等几个重要概念 掌握                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               | 饱和: 当数据超过所能表示的最大数据范围时,将其置为所能表示的最大(或最小)允许值。可以减小数据的畸变溢出: 当数据超过所能表示的最大数据范围时,将超出范围的高位                                |
| Cortex-M 系列处理器只能使用满递减(FD)类型<br>(4)双堆栈                                                                                                                                               | HSI RC<br>8MHz USB<br>预分频器<br>/1,1.5                                                                                     | 始定库函数时 EXTI 及 NVIC 的基本功能编程,包括<br>硬件连线、软件配置(初始化)、简单 ISR 的编写                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   | 数据丢弃。会产生较大畸变。<br>三种复位方式                                                                                          |
| Cortex-M3/M4 的双堆栈设计有 MSP 和 PSP 两个堆栈指针,分别服务于不同的操作模式和特权访问等级。(MSP 主堆栈指针, PSP 进程堆栈指针)                                                                                                   | (後龍・-                                                                                                                    | ■P53   <b>幸援</b> 1253CLK   8.9 USART 给定库函数时 USART 简单数据收发功能   編程 包括硬件连线、相关部件初始化配置、数据                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          | 系统复位;电源复位;备份区域复位<br>引脚功能复用:<br>是指将片内的不同功能资源分配到同一引脚,通过编程分别将不同                                                     |
| (な指す)<br>CONTROL 寄存器中 nPRIV 和 SPSEL 的不同组合,两个堆栈共有 4 种<br>场景,其中前三种比较常见。                                                                                                               | PLL PLLCLK SYSCLK AHB 別分類 /8 至Corte:                                                                                     | <ul> <li>★原生計画</li> <li>大変传输过</li> <li>大変传输过</li> <li>大変传输过</li> </ul>                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       | 的功能引出。由于实际应用中很少会用到器件全部资源,通过引脚<br>复用可以大大减少引脚数量,从而节省成本、降低装焊难度。                                                     |
| nPRIV         SPSEL         应用场景           0         0         无操作系统的简单应用,特权访问等级+主堆栈(MSP)                                                                                           | PLLSRC                                                                                                                   | FCLK (1) SPI (串行外设接口(Serial Peripheral                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       | MPU 和 MMU MPU: MPU 负责将内存空间进行分区域的访问权限管理,适合要求对                                                                     |
| 0 1 有操作系统的应用。当前执行的任务是具有特权访问等级的线程<br>模式,选择使用进程栈。主栈用于操作系统内核以及处理模式。                                                                                                                    | OSC IN HSE OSC HSE ×1.2 使能 ×1.2                                                                                          | Interface)) 是一种全双工的同步通信总线(双向) 需要至少 4 根线,事实上 3 根也可以(单向传输时)                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    | 处理器时间有明确要求的实时系统<br>MMU: MMU 除了分区域访问权限管理以外,主要还提供了内存的分页<br>管理和虚拟地址到物理地址的转换,适合多用户系统。                                |
| 1 1 有操作系统的应用。当前执行的任务是非特权线程模式,只能使用进程栈。主线用于操作系统内核以及处理模式。 1 0 这种情形识出现在处理模式,使用主线和MSP,但是只有非特征的分析的形式。                                                                                     | OSC32 IN                                                                                                                 | MISO (Master Input Slave Output), 主设备数据<br>PCLK2 输入,从设备数据输出                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  | ISA 和 uarch<br>ISA: 是指令集体系架构,是描述处理器指令及其功能、组织方式的<br>规范,包括指令系统和寄存器组模型两部分,是介于硬件和软件之                                 |
| 如果使用双堆栈,应通过 MPU 在 SRAM 中建两个区域。一个定义为                                                                                                                                                 | LSE OSC LSE TIM1/8<br>22.768kHz RTCCLK 信频器 ×1.2 使能 - ADC預分類                                                              | TIMM/LK 输出,从设备数据输入 TIMMCLK  SCLK (Serial Clock),时钟信号,由主设备产生                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  | 间的中间抽象层。<br>微架构:是 ISA 的具体硬件实现方式,即数字电路以何种方式实现                                                                     |
| 特权级,其中一部分用作主栈存储区;另一个定义为非特权级,其中一部分用于进程栈。<br>注意:Cortex-M3/M4 的堆栈是满递减类型,因此两个栈指针的初始                                                                                                     | LSI RC   E独立部门判IWDG  40kHz LSI IWDGCLK  (建能 * -                                                                          | ADCCLK CS (Chip Select), 从设备使能信号, 由主设备控                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      | 处理器的各种功能。<br>转移相关的概念<br>转移目表指令。 具控制转移指令的目标指令 "两端早转移指令的条                                                          |
| 值应该是两个区域的最大地址。如果采用双字对齐,栈顶应位于双字边界上,MSP 和 PSP 最低 3 位为 000                                                                                                                             | # DETERMINE 1/2 PLLCLK 使能。                                                                                               | ■SSIOO  The Triple of the Street of the St | 转移目标指令,是控制转移指令的目标指令。当满足转移指令的条件时,程序将跳转到转移目标指令处执行。<br>转移代价:当程序发生转移时,需要排空流水线,造成流水线断流。                               |
| 双堆栈机制使得内核/ISR 堆栈和线程应用堆栈分开管理,通过不同的堆栈指针寄存器完成切换,大大提高了系统的效率<br>5.4 Cortex-世处理器存储系统 位段(位带)操作 理解                                                                                          | SYSCLK                                                                                                                   | 电平(有效)。在不使用CS信号时,SPI上只能有<br>一个主设备与一个从设备。SPI由主设备提供时钟<br>信号,所有的从设备共享同一个时钟信号,且速率                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | 转移延迟槽: 是转移指令后面的一个时间片, 无论是否发生转移,                                                                                  |
| 位段(也称位带)操作:一次存储器操作只访问一个位                                                                                                                                                            | (1) 概念                                                                                                                   | 可调节。有多种工作方式。SPI 的缺点是没有应答机制,传输过程<br>全都由主设备进行控制,数据传输成功与否没法直接验证。                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | (具体什么指令被放入转移延迟槽取决于编译器,编译器会找到一个无论是否转移都会执行的指令放进去。如果找不到,就需要放一                                                       |
| 名区<br>CDAM 区域的导体 1MB(0-2000 0000 ~ 0-200E EEEE)                                                                                                                                     | 输入 外部晶振 HSE, 可选为 2~16MHZ<br>②一第一个分頻器 PLLXTPRE 可选 1 分頻/2 分頻                                                               | (2) I2C (集成电路总线 (Inter-Integrated Circuit))  一条串行数据线 SDA,一条串行时钟线 SCL                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         | 个空指令,此时就会产生转移代价)<br>转移目标缓冲器 (BTB): 它收集和存储近期所有转移目标指令的地                                                            |
| 外设区域的最低 1MB(0x4000 0000 ~ 0x400F FFFF)<br>位段区域中特定存储单元的某一位,映射为一个位段的别名地址                                                                                                              | ③一时钟源选择,开关 PLLSRC 可选其输出为:外部高速时钟 HSE<br>或内部高速时钟 HSI<br>④一锁相环 PLL;具有倍频功能(2~16)。经过 PLL 的时钟称为 PLLCLK;                        | 特点: 同步方式、主从协议、半双工<br>I2C 总线对发生在 SDA 信号线上的总线竞争进行仲裁, 原理为:<br>在检测到总线空闲 (SCL 和 SDA 均为高电平)后, 拟使用总线的主机                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             | 址、转移可能性权值和转移目标指令的地址,并按照查找表的形式<br>组织,为动态转移预测提供信息。<br>嵌入式操作系统的特点:实时性可靠性可裁剪                                         |
| (一个字)                                                                                                                                                                               | 若设 9 倍频,即从 8MHz 的 HSE 变为 72MHz<br>⑤—开关 SW。经过 SW 后即系统时钟 SYSCLK。SW 可选 SYSCLK 时钟                                            | 向 SDA 信号线发送数据(高电平或低电平),每一位数据发送后随即<br>检测 SDA 信号线电平是否与自身发送电平一致,若电平不符则竞争                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        | 嵌入式系统的特点:嵌入性;专用性;计算机系统<br>判断补码是否溢出:若记符号位向前进位为CP,次高位向前进位为                                                         |
| 打断: 简化转移决断过程                                                                                                                                                                        | 源为以下之一: HIS, PLLCLK, HSE。  ⑥—AHB 预分频器 分频系数为 1/2/4/8/16/64/128/256/512  ⑦—ADPO 预分编器 分频系数为 1/2/4/8/16                      |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              | CF,当且仅当 CP 异或 CF = 1 时,结果发生溢出<br>中断的状态:请求一挂起一激活:<br>中面由斯法求之后,加里没有理利服务,第一直被共起,即使由斯                                |
| 实现位段操作                                                                                                                                                                              | ①—AP52 预分频器 分频系数为 1/2/4/8/16。若为 1, 则高速外设                                                                                 | 址,采用软件寻址方式,实现对每一个器件的访问。总线上每一个                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | 出现中断哨来乙后,如果没有得到服务,就一直被挂起。即使中断                                                                                    |

源因某种原因撤销了请求,仍然会被处理。 解决方法:在编写 ISR 时,应先读取中断源相关状态,若的确需要 服务,继续执行 ISR; 否则退出 表(interrupt vector table)包含中断服务程序地址的 特定内存区域,这些服务程序是处理外部硬件中断请求的代码。 原因:向量表默认位置位于 CODE 区最开始处,MCU 制造商在此区

(补充5.46) 以下关于Cortex-M3/M4中断/异常规制设法正确的县(

VII.中斯优先级寄存器中数值约小,表示对应中斯源的优先级约高

与高速缓存 Cache 有什么区别:

示范围,避免出现更大的误差。

和 ARM 指令集的优点。

数据存取操作可以同时进行

行,数据传送不在具有并行性。

ortex-M3/M4 从

编号 4 MemManage 错误

法错误(编号6)

数传递:

汇编指令代码: MOV RO, #0x0100 0000 MOV R15, RO

理程序运行

异常也被屏蔽。

BASEPRI:7:2 共 6 位

MOV PRIMASK, RO

请问这样会有什么问题?

会产生冲突, 无法做到并行操作, 降低效率。

VIII.多个相同优先级的异常同时发生时,处理器会先处理异常类型号级的异常 IX.中斯使能、中斯禁止采用了2个独立的寄存器 X.特定中斯森的中斯使能成禁止用寄存器中的1位来实现

IL与PRIMASK不同的是,FAULTMASK无需清理,当负责错误处理的异常处理程序返回时, III.特殊寄存器BASEPRI采用了可伸缩的设计 IV.每个异常都会处于微活、非微活、挂起、微活并挂起之一的第一个状态

取指和数据存取可以通过两套独立的总线同时进行,从而减

小指令流水线发生资源冲突的概率。 缺点:哈佛结构较为复杂,与外设以及扩展存储器的连接难度较大。

TCM 具有物理地址,需要占用内存空间,无 cache 的不可预测性 5.4 什么是饱和运算?试举例说明饱和运算的作用。饱和运算是指当计算发生溢出时,计算结果等于最大或最小的可表

例子:单字节无符号数进行运算,0xF1+0x35 应该是等于 0x126, 但由于结果大于 255, 那么饱和运算的结果就是 0xFF。

ARM 指令集、 Thumb 指令集和 Thumb-2 指令集之间的主要区

74 AMU 1日マ来印以上M。 5.6 AMU 和 PUP 的功能有何异同? MMU: 内存分页管理+分区域访问权限管理+虚拟地址 VA 到物理地址 PA 的转换,适用于多用户系统。

MPU: 内存分区域访问权限管理,适用于要求对处理时间有明确要求

的实时系统。 5.7 Cortex-R5、 R7、 R8 和 R52 处理器中,采用异构双核或者 异构多核结构的主要目的是什么?

5.8 除了可以选配 FPU 以外, Cortex-M4 与 Cortex-M3 在指令 功能上还有哪些不同?

Cortex-M4 支持 Cortex-M3 的所有指令,但额外增加了 DSP 扩展

功能,例如:
(1)增加了支持 8 位和 16 位数据的 SIMD 指令,允许对多个数

据同时进行并行处理: (2) 支持多个(包括 SIMO 在内的)饱和运算指令,避免在出现上溢出和下溢出时计算结果出现较大的畸变; (3) 支持单周期 16 位、双 16 位以及 32 位的乘加 (MAC)运

10 Cortex-M3 与 Cortex-M4 使用两个堆栈的目的是什么? 在中

断响应时,程序断点和程序状态寄存器的内容保存在哪个堆栈中? 使用两个堆栈是为了服务于不同的操作模式和特权访问等级,处理

模式总是使用 MSP,线程模式可以使用 MSP 或 PSP。程序断点和程序状态寄存器的内容保存在 MSP 中

总线复用器: I-CODE 和 D-CODE 对 CODE 区域的访问只能分时进

有些芯片制造商将所有的数据集中存储在 SRAM 区,试分析

将数据统一存放到由系统总线连接的片上 SRAM 中,利用系统

总线与 I-Code 总线的并行性进行数据传送。减少一块 SRAM,

CODE 区只需使用相对简单和低成本的总线复用器,降低成本。 占用系统总线资源,浪费了小部分存储空间。

SRAM 域读取指令

从 SRAM 区域读取指令和从 CODE 区域利用 I-CODE 读取指令相 比,效率较低 5.14 I-Code 和 D-Code 总线全部连接到同一片 Flash 芯片上会有什么问题?

由于 cortex-M3 没有浮点运算, DSP 等协处理器,所以会触发用

如果非特权线程试图访问内核私有区域,将会导致哪一类异 II果 Cortex-M3 使用了一条 SIMD 运算指令,结果又将如何?

Cortex-M3/M4 中,寄存器 RO~R12 有何异同? 如果这些

R4~R11 用于保存子程序的局部变量; R12 作为子程序

存器 PRIMASK 和 FAULTMASK 客存器的显同 与 PRIMASK 不同的是, FAULTMASK 无需主动清理,当错误处

调用中间寄存器。 5.19 某段程序需要跳转到 0x0100 0000 执行,有人写了如下两行

无论使用账转指令还是直接写 PC 寄存器,写入值必须是奇数,确保其最低位是"1",以表示其处于 Thumb 状态,否则将被认为试图转入 ARM 模式,从而导致出现错误异常

结束返回时,会自动复位 FAULTMASK。 PRIMASK, 当最低位被置位

(写入 1) 后,将屏蔽除复位、NMI 和硬件错误以外所有的(优先级数值大于 0 的)系统异常和外部中断同: FAULTMASK 硬件错误

5.22 某基于 Cortex-M4 的 SOC 芯片共有 64 级外部中断, BASEPRI 寄存器的宽度共有几位?如果想屏蔽所有优先级大于 1

的中断,请写出对 BASEPRI 寄存器进行设置的汇编指令。如果想 屏蔽所有优先级大于 0 的中断,又该如何设置?

5.23 有人写了一段对 Cortex-M4 的进程栈进行初始化的代码,其中 PSP 的初始值设为 0x8765 4321,并且使用了如下一条语句:

'MOV PSP, RO"对 PSP 进行赋值 (其中 RO=0x8765 4321)。这

由于堆栈操作是以字为单位的,所以堆栈要字对齐,而 PSP 的初

始值并没有做到字对齐。MSP, PSP 只能用特殊寄存器指令 MRS, MSR

指令访问。 5.25 在特权线程模式下如何切换到非特权线程模式?在非特权线

在特权线程模式下可以直接修改 CONTROL 寄存器 nPRIV=1, 就可

同: 都属于实现 1 位基于优先权异常/中断寄存器。

MOV RO, #0x 0000 0044 或者 MOV RO, #0b 010001 MOV BASEPRI, RO MOV RO, #0x 0000 0001

11 Cortex-M3/M4 的 CODE 区选用总线互连矩阵与总线复用器有

I-CODE 对 FLASH 的取指操作与 D-CODE 对 SRAM 的

使得上述处理器可以在单处理器情况下实现锁步技术

特殊寄存器PRIMASK和FAULTMASK均用于中断屏蔽

V.每个异常都有一个独立的优先级寄存器 X VI.异常的优先级寄存器只能由特权访问等级代码访问

般配置的是存放启动代码的 Flash 或者是 ROM 型存储器。在有些 MCU 中,包含 Bootloader 的 ROM 就位于 CODE 区的最开始位置,而 且没有使用存储器重定位特性或者存储器别名。两种情况都需要迁 移中断向量表 现:在Cortex-M3/M4 处理器所集成的NVIC中,有一个名为VTOR

(Vector Table Offset Register, 地址为0x0E000 ED08) 的寄存器,修改 VTOR 的值就能实现中断向量表的重定位起始地址必须能 够被大于等于(中断向量数×4)的最小2的整数次幂整除假设一共 个中断,设m=4n,设k是大于m的最小二的幂,那么起始地址是 的倍数。 外部中断及 EXTI

系统停止当前正在运行的程序转到其他服务 所有能打断正常执行的事件,但常指由于 CPU 本身故障、

程序故障或请求服务 等引起的错误,异常包含中断(即中断是异常的子集),异常与中断

都有硬件支持 常系统: 16 个系统异常(也称,内核中断/异常,编号

0~15, 优先级为-3 到 6) 、10, ルル双バー3 封 0) 和 60 个"外部中断"(M3 内核的定义,编号 16 以上,此时,不是 指 EXTI 中断,而是所有中断)

概念要小得多,特指,EXTI中断。NVIC支持19个

EXTI 中断/事件请求(即 19 条外部中断线

中断的整个讨程分为3个阶段:中断响应、中断处理和中断返回 中断响应: CPU 确定要响应某中断源后,根据中断类型码去查找中断向量表中对应的表项,获得中断服务子程序的入口地址,接下来 保护现场和断点(将标志寄存器和断点抽址等信息压入堆栈), 随

后中断向量被装入 PC 寄存器,在下一个指令周期即进入中断服务 子程序。中断处理: 就是执行中断服务子程序的过程 子程序。中断5 中断返回:该) 该过程由 CPU 内部硬件电路自动完成 包括断点恢复和 现场恢复(从堆栈中恢复)

其他问题:中断优先级;中断嵌套;中断屏蔽。

JB 系统构成: 主机: 从机: 仲裁器: 译码器。 数据传输: 流水线; 突发传输; 流水线分离

3.20 某计算机按字节编址,其主存容量为 1MB,Cache 容量为 16KB,Cache 和主存之

间交换的块大小为 64B,采用直接相联映射方式。 (1) Cache 共有多少个字块 (Cache line) ?

(2) 丰存排址为 02021H 的单元装入 Cache 后对应的 Cache 维址是?

(3) 主存地址为 02021H 的单元装入 Cache 后存放在 Cache 中的第几字块中(Cach

起始字块为第 0 字块) ? (1)  $\frac{16 \times 2^{10}}{64} = 2^8 = 256$ 

(2) 主存页号:  $\frac{1\times 2^{20}}{16\times 2^{10}} = 2^6$ ,即页号 T 占 6 位;块号占 8 位;块内地址占 6 位

02021H=0000 0010 0000 0010 0001h

对应 Cache 内地址位 10 0000 0010 0001b=2021F

3.21 某计算机按字节编址,其主存容量为 1MB,Cache 容量为 16KB,Cache 和主存之

间交换的块大小为 64B,采用 8 路组相联映射方式。 (1) 主存地址中页号 s、页内块号 u、块内地址 W 各占多少位?

(2) 主存地址为 02021H 的单元装入 Cache 后存放在 Cache 中的第几组 (起

(3) Cacheline 对应的 Tag 字段占用多少位?

(1) 16×210 = 25, 即 32 个组, 主存每页有 32 块, W 占 6 位, 页内块号 u 占 5 位, 页号 s

(2) 02021H=0000 0010 0000 0010 0001b, 页内块号为 0 0000, 即组号为 0,

(3) 9 (0)

3.23 试用 1M×1 位的芯片构成 1M×8 位的存储器





L特权线程模式下可以通过置位CONTROL寄存器nPRIV位进入非特权模式 II.非特权线程模式下可以通过置零CONTROL寄存器nPRIV位进入特权模式 🗙 III.处理模式下可以通过置零CONTROL寄存器nPRIV位进入特权线程模式 IV.非特权模式下访问CONTROL寄存器会触发Usage Fault异常 V.非特权线程模式下访问存储器可能会触发MemManage Fault异常

VI.处理模式下可以通过置零CONTROL寄存器nPRIV位进入特权线程模式 VII.处理模式下只能使用MSP而不能使用PSP V

VIII.线程模式下只能使用PSP而不能使用MSP/

补充5.44] 以下关于Cortex-M3/M4堆栈说法正确的是( I.只支持满递减类型的栈

II.往栈内放置一个新的数据后,栈指针数值会增加

III.具有双栈的结构,有MSP和PSP两个堆栈指针

IV.非特权线程模式只能使用PSP而不能使用MSP

V.MSP的值在上电前就需要存储在片内的Flash中

VI.PSP的值需要在初始化程序中进行设置 X

VII.栈空间只能放置在4GB空间的SRAM区

III.按照AAPCS要求, 栈需要双字对齐

补充5.45| 以下关于Cortex-M3/M4存储器子系统说法正确的是( )

L4GB的存储器映射关系是固定不变的

V 位身操作能保障"造條改写"的流程不被其他操作打断

V.4GB空间所有区域均可以采用位段(Bit-Band)操作方式来访问》

VI.处理器读存储器时,存储器系统会检查所访问区域的存储器访问属性

VII.非特权线程访问内核私有区域可能会触发MemManage Fault异常

VIII.处理器不会改变代码的执行顺序,因而不需要存储器屏障指令

II.既可以配置为大端模式,也可以配置为小端模式

任村秋级程候队,可以且接涉及 CONIROL 动存器 IPRIV-1, 纵可 以直接进入非特权线程模式。 在非特权线程模式下,首先通过异常状态进入异常处理。在异常处 理阶段修改 CONTROL 寄存器 nPRIV-0, 然后就进入特权线程模式。 III.所有Cortex-M3/M4的存储器访问指令都支持非对齐的数据传输

5.29 Cortex-M3 存储空间的哪些区域支持位段 SRAM 区域,片上外设区域支持 bit-band 操作 1000 的第 3 位的代码。 =0x4202 0008 LDR R1, [R0]

可缓冲: 当处理器继续执行下一条指令时,对存储器的写操作可以

可缓存: 读存储器所得到的数据可被复制到缓存,下次再访问时可 以从缓存中取出这个数值 从而加快程序执行 可执行:所得到的数据可被复制到缓存,下次再访问时可以从缓存 引脚功能复用就是指特意将某几个功能分配到一个引脚, 通过编程 引脚功能复用就是指转意将某几个功能分配到一个引脚。通过编程 分别常芯片不同功能引出。 意义:大大减少了引脚数,解决了引脚资源不够的问题,方便更高 效地利用引脚资源、降低成本以及焊接的复杂度。 实现方法, 配置好引脚复用的具体功能,在实际使用时,通过 PINSELx编程实现对多路开关的控制,连通引脚与某功能模块,实

可共享: 这种存储器区域的数据可被多个总线主设备共用。存储器 系统需要在不同总线主设备之间确保可共享存储器区域数据的一 致性。

35 Cortex-M 系列外理器不会改变代码的执行顺序,因而不需要

5. 30 COLUEN m かパター かっ 存储器屏障指令,这个观点对吗?为什么? 不正确。由于 cortex-M 系列存储器引入缓存,虽然存储器系统不

会改变指令执行顺序,但是顺序执行的指令的存储器访问操作完成 时间先后顺序不定,因此需要存储器屏障指令来保证代码的执行顺 。 36 处理器进入异常处理子程序之前保护现场需要把哪些寄存器

断优先级配置的灵活度。分组优先级对应抢占优先级,在相同的分 组优先级下,具有更高子优先级的异常会被优先处理 5.39 解释向量表重定位机制。

储器的偏移量处理器通过修改 VTOR 值修改向量表的起始位置,从 而实现向量表重定位。

别是什么? ARM 指令集是 32 位, thunb 指令集只有 16 位,虽然 thunb 指 令集在指令功能方面不如 ARM 全面,但是提高了代码密度,降低 系统成本、另外大多数外设的接口都是 8 位或者 16 位的,利 thunb 指令集可以提高传输效率。 Thunb-2 指令集结合了 thunb

节省布线空间, 降低成本。

某计算机系统的地址总线宽度是 13 位,其数据总线宽度是 11 在不采用总线分时复用的情形下,请计算该计算机的最大存储 器空间寻址范围。

4.8 计算机系统什么情况下需要总线仲裁(arbitration)? 在多总线主设备的环境中,当多个主设备同时提出总线请求时,需 要判定哪个主设备能优先使用总线,这时需要总线仲裁,合理地控 制和管理系统中多个主设备地总线请求,以避免冲突。

·离的子周期: 据传送子周期。在寻址子周期, 主模块发送地址、命令及有关信息, 知时这一间别。让于是一个两个工作,不像从及边边出。即不及人员自己。 经总线传输,由相关人模块接受下来,立即和总线断开。随即总线 可以被其他主模块使用。待从模块准备好数据后,启动数据传输子 周期,从模块申请总线,请求主模块接收数据。

适用于需要增大总线使用效率以及有多个主模块的系统 AMBA 总线中没有定义电气特性和机械特性:

明通信实体间硬件连接接口的机械特点。电气特性取决于设计时选择的生产工艺。 4.21 简述 AHB 总线的流水线机制。

①主机在地址阶段把地址信息 A 驱动到了地址总线上②而从机时下 个时钟周期时钟的上升沿通过采样获取这些地址和控制信息③ 随后的下一个时钟周期时钟的上升沿通过采样数据总线

前 AIB 传输地址阶段的地址信息实际上是上一次 AIB 传输最后一个时钟周期就已经驱动到 HADDR[31:0]上了,而本此 AHB 传输的数据 更新至 HRDATA[31:0]之后,只能在下一次的 AHB 传输开始第一个时 钟周期才能被读取。这种地址信息和数据信息交叠的操作方式,被

线中断影响总体性能。使 AHB 在具有提高总线效率的同时更具灵活

32GT/s \* 128/130 \* 16= 504.12G(bits)/s = 63.01G(bytes)/s

常被称为 I/0 接口电路或 I/0 控制器,是为协调微处理

缓冲器:外设数据保持时间相对于 CPU 的处理时间要长得多,输入

锁存器: CPU 速度很快, 而物理外设的速度比较慢, 需要电路输出

端保持数据。

确定行

如果读取的数据是 1111 1111B, 则说明当前所有行线处于高电平状 态,没有键被按下,程序应该在循环中等待。如果并行输入端口读取的数据不是 1111 1111B,则说明必有行线处于低电平,也就是说肯 定有键被按下。为了消除键的抖动,经过一定的延迟后,进入下-

点亮时间约1°2ms,由于人的视觉暂留现象及发光二极管的余辉效 应,尽管各个数码管并非同时点亮。但给人的印象是所有数码管间 时显示。在功态显示方式下。各个数码管的对应段输入控制端并连 在一起,因此无论数码管的个数是多少,需要的口线数目都只需要 在一起,因此允论数时目的「数定多少,而安的口线数日邮外而安 8条,该端口称为段选口。各个数码管的公共端分别连接-根口线, 该口线称为位选口。当数码管的个数为 N 时,则需要的位选口口线 数目为 N,因此动态显示方式总共需要的口线数为 8+N。

4.58 异步串行通信系统中,采样数据时为什么要在数据位的中间提高采样的准确率,避免因为干扰而误采样,靠近传送波形的上升 沿或者下降沿都有可能采样到相邻位的信号。

与通用计算机应用系统的开发相比,嵌入式系统的开发环境、开发

工具和调试方式都有着明显区别。对于通用计算机应用系统开发而 言,系统的开发机器即是系统的运行机器,系统的开发环境即是系 统的运行环境。而对于嵌入式系统开发而言,系统的开发机器不是

environment), 主要由宿主机 host、目标机 target 及它们之间

的机器,嵌入式软件在宿主机上使用嵌入式开发工具进行编写、编译、链接和定位,生成可在目标机上执行的二进制代码,然后通过 JTAG 接口、串口或网口将代码下载到目标机(嵌入式系统)上调试 调试完成后,将最终调试好的二进制代码烧写到目标机(嵌入式系

以 STM32F103 微处理器为例, 典型的最小系统如图所示, 包含以 功能部件: STM32 芯片、电源电路、复位电路、时钟系统、调试 和下载电路及启动电路。 电源: 3.3V (一般可由供电电源 12V 通过可调稳压电路及低压差 稳压芯片转为 3.3V): 复位: 手动复位按键, 复位信号低有效: 时钟: 外接晶振频率为 8MHz(高速 HSE)及 32kHz(低速 LSE)两

功能是 I2C2 的时钟端 SCL 和 USART3 的发送端 Tx。

STM32F103RCT6 为例, 引脚 PB10, 主功能是 PB10, 默认复用

个时钟源: 调试下载:通过此电路连接上位机、仿真器与目标板,下载和调试程序:启动:可选择从用户 Flash 或系统 Flash 或片内 SRAM 上

运行代码

12 STM32F103 的复位电路有何功能?常见的复位方式有哪些?

当微处理器上电时,电压不是直接跳变到微处理器可工作的范围 (如 3.3V),而是一个逐步上升的过程。此时,微处理器无法正常工 (以) 3.37),则定一7逐少上开的过程。此时,原效理器无法正常工作,会引起芯片内程序无序执行。同样的情况也会发生在微处理器的供电电压波动不稳定时。因此需要复位电路给它延时,使微处理器保持复位,暂不进入工作状态,防止 CPU 执行错误指令,确保 CPU 及各部件处于确定的初始状态,直至电压稳定。复位电路的设计直接影响到系统稳定性和可靠性。未添加复位电路或复位电路设计不可靠可能会引起"死机"及"程序跑飞"等现象。 STM32F10x 支持 3 种复位形式,分别为系统复位、电源复位和备

份区域复位。 GPIO 的复用功能重映射有何意义?如何实现的,举一个例:

现引脚功能复用。

60916 的复用功能重映射可把某外设复用功能从(某默认)引脚转移至(某备用)引脚上,可分时复用外设,虚拟增加端口敷量、优化引脚配置和布线设计 PCB,同时减少信号交叉干扰。

房配置和市政议计下记5. 同时破分指令交叉十亿。 从 1/0 引脚角度看 引刺 PB10 主功能是 PB10. 款认复用功能是 12C2 的时钟端 SCL 和 USART3 的发送端 Tx, 重定义功能是 TIM2 CB3。上电复位后,PB10 款认为普通输出,而 12C2 的 SCI 和 USART3 的 Tx 是它的默认复用功能。定时器 2(TIM2)进行 1/C 引脚重映射后, TIM2 CB3 也可成为 PB10 的复用功能。若想使用 PB10 的默认复用功能 USART3. 则需编程配置 PB10 为复用推换输出 证据5. 目标经验 18/1973 光程 18/1973 未从 18/1973 1/24 18/1973 出模式,同时使能 USART3 并保持 I2C2 禁止状态。若要使用 PBIC 的重定义复用功能 TIM2\_CH3,则需编程对 TIM2 进行重映射,然 后再按复用功能方式配置。 8-31 简述通用定时器的输入捕获过程。 输入时,通过检测 TIMx\_CHx 通道上的边沿信号,在边沿信号发生跳变(比如上升沿/下降沿)的时候,将当前定时器的值(TIMx\_CNT)

存放到对应的捕获/比较寄存器(TIMA, CORx) 里面,完成一次捕获。 同时,还可以配置捕获时是否触发中断/DMA等。 8.32 参照书中例子,采用 TIM2 通道 2 进行频率测量,利用库函 数实现其设置。 /TIM2 的 1/3 通道设置:

TIM\_ICInitStructure. TIM\_ICMode=TIM\_ICMode\_ICAP; //配置为输 入捕获模式

TIM ICInitStructure.TIM Channel=TIM Channel 2; //选择通道

TIM\_ICInitStructure.TIM\_ICPolarity=TIM\_ICPolarity\_Rising; 

tTI; 通 道 方 向 选 择 TIM\_ICInitStructure.TIM\_ICPrescaler=TIM\_ICPSC\_DIVI; //每次 检测到输入植获 就触发一次捕获 TI M\_ICInitStructure.TIM\_ICFilter=0x0; TIM ICInit (TIM2, &TIM ICInitStructure); //输入捕获配置: TIM\_SelectInputTrigger(TIM2, TIM\_TS\_TI1FP1);// 选 择 滤 波 后

TI1 作为输入触发源,触发下面程

序的复位 TIM\_SelectSlaveMode(TIM2, TIM\_SlaveMode\_Reset) //复位模式-选中的触发输入(TRGI)的上升沿初始化计数器,并且

)://王从模式选择 8.3 简述相用更时器的比较输出过程。 当(XT)计数值(使安动至)与CR 值相等时,把相应输出引脚可根据所 设置编程模式选择以下赋值 (并输出):置位、复位、翻转或不变, 并将状态寄存器 SR 中相应标志位置位。同时,如果相应中断屏蔽位

置位且中断使能,则产生中断。最后,如果 DMA 请求使能置位,则 生 DMA 请求。 8.50 简述 STM32F103 的 USART 数据接收/发送过程。数据收发核 是两个移位寄存器: 发送移位寄存器和接收移位寄存器, 负责收

1. USART 数据发送过程

内核指令或 DMA 外设先将数据从内存(变量)写入发送数据寄存器 TDR。然后,发送控制器适时地自动把数据从 TDR 加载到发送 移位寄存器,将数据一位一位地通过 Tx 引脚发送出去。当数据完 修也時代確,特致確一位一起過過 IX 分詞及医由去。 ヨ致婚死 成从 TDR 到发送移位寄存器的转移后,会产生 TDR 已空事件 TDE 其后,当数据从发送移位寄存器全部发送到 Tx 后,会产生数据发 送完成事件 TC。可在 SR 中查询这些事件。 数据发送,须设置相 

2. USART 数据接收过程 2. USAKT 東新春校立隆 是数据发送的逆过程。数据从 Rx 引脚一位一位地输入到接收移位 寄存器中。然后,接收控制器自动将接收移位寄存器的数据转移到 接收数据寄存器 f0R 中. 最后, 内核指令或 DMA 将 f0R 数据读 人内存(变量) 中. 当接收费化含存器的数据转移到 RG, 会产 生 f0R 非空/已满事件 RXNE。数据接收配置如下(前 5 步与发送

| TOTAL | UE 置位 1. 激活 USAKT; ②CRL.M 定义字长; ③CR2.STOF 定义停止位位数; ④若采用多缓冲器通信, 配置 CR3.DMAT 使能 DMA、(另外配置 DMA); ⑤利用 BRR 选择波特率; ⑥置位 CR1.RE, 激活接收器, 开始寻找起始位; ⑦接收到一个字符时, SR.RXNE 被

观洁按收益,开始寻找起始证。(分接收到一个子行时)、Sk. KAM. 使型位、表明终记寄存器内容整块移到 BDR、此时者 CRI. R208EE=1(即中断使能),则产生中断;接收期间若检测到帧/溢出/噪声错误,相应标志会置位(供查询)。@SR. R208E 清零。乡经冲器,由 DMI 读 SR 完成,单缓冲模式,软件读 SR 完成,也可 通过对其写 (完成。清零须在下一字符接收结束前完成,避免溢出错误。

主要特点包括如下几个方面:

10. 支持以多主配置方式工作。

1. SPI1 位于高速 API2 总线上,其他 SPI(如 SPI2、SPI3 等)位于 APB1 总线上; 2. 既可作为主设备,也可作为从设备; 3. 主 编程传输速率,最高可达 18MHz: 7. 可触发中断的两个标志位:发 送标志位 TXE(发送缓冲区空)和接收标志位 RXNE(接收缓冲区非空); 8. 支持 DMA 功能的 1B 发送和接收缓冲区,分别产生发送 和接收请求: 9. 带或不带第三根双向数据线的双线单工同步传输;

何为引脚功能复用?有何意义?如何实现,请以 STM32F103

8 位的优先级配置寄存器分为两部分: 分组优先级和(组内)子优 先级。 由于分组优先级和子优先级可以配置不同宽度的组合,有效提高中

向量表重定位使用 VTOR 指示向量表的位置,保存向量表相对于存

2 举例说明何为分时复用。

中取出这个数值从而加快程序执行

往往一些功能简单的单片机(如 51 单片机)的地址总线和数据总线 是复用的,这样可以用较少的信号线完成数据传输的功能,有利于

13 \* 11 = 90.1Kb 8 计算机系统什么

步总线有哪些可能的握手

数

服内(131:0]获取数据。 整个过程中地址信息的更新和数据的更新在节拍上是错开的,在当

称作流水线机制。 4.22 简析 AHB 中 SPLIT 操作的优点

避免了二级流水线操作里从机因为某种原因不能响应造成的流水

. **23 解释图** 4. 23 中 HREADY 信号的作用。

器与外设交换信息中速度有较大差异、电

端口:数据端口、状态端口、命令/控制端口。 4.40 接口电路的输入需要用缓冲器,而输出需要用锁存器。为什

基本思路是:逐列检查是否有按键被按下,发现有按键被按下后再

%%之日。 其基本过程是首先快速判断是否有键按下,先使输出端口的各位都 为低电平的零状态,相当于各列都接地,再从输入端口读取数据,

动态显示方式的基本思路是让各个数码管轮流显示,每位数码管的

嵌入式系统的开发环境中,宿主机和目标机(嵌入式系统)是不同

统) 微处理器的 ROM 中运行。

不互锁方式、半互锁方式和全互锁方式。

AMBA 总线是片内总线,是一种与工艺无关的片上协议,所以无需指

单个数据传输讨程:

接收端未准备好,将 IBEADY 信号拉低,以插入等待周期,表示当前周期为插入的一个等待周期。 4. 30 PCIe5. 0 版本中 X16 的吞吐量 63. 0 GB/s 是如何计算得到的?

起始位所起的作用就是表示字符传送开始,停止位是一个字符数据

系统的运行机器,系统的开发环境不是系统的运行环境。这就需要专门的开发环境、开发工具和调试方法。 嵌入式系统的开发环境称为交叉开发环境(cross development